參數(shù)資料
型號: 79RC32V334-150BB
英文描述: 8-Pin Flash-Based 8-Bit CMOS Microcontrollers, -40C to +125C, 8-DFN, TUBE
中文描述: 微處理器| 32位|的BGA | 256PIN |塑料
文件頁數(shù): 306/654頁
文件大?。?/td> 6963K
代理商: 79RC32V334-150BB
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁當前第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁第398頁第399頁第400頁第401頁第402頁第403頁第404頁第405頁第406頁第407頁第408頁第409頁第410頁第411頁第412頁第413頁第414頁第415頁第416頁第417頁第418頁第419頁第420頁第421頁第422頁第423頁第424頁第425頁第426頁第427頁第428頁第429頁第430頁第431頁第432頁第433頁第434頁第435頁第436頁第437頁第438頁第439頁第440頁第441頁第442頁第443頁第444頁第445頁第446頁第447頁第448頁第449頁第450頁第451頁第452頁第453頁第454頁第455頁第456頁第457頁第458頁第459頁第460頁第461頁第462頁第463頁第464頁第465頁第466頁第467頁第468頁第469頁第470頁第471頁第472頁第473頁第474頁第475頁第476頁第477頁第478頁第479頁第480頁第481頁第482頁第483頁第484頁第485頁第486頁第487頁第488頁第489頁第490頁第491頁第492頁第493頁第494頁第495頁第496頁第497頁第498頁第499頁第500頁第501頁第502頁第503頁第504頁第505頁第506頁第507頁第508頁第509頁第510頁第511頁第512頁第513頁第514頁第515頁第516頁第517頁第518頁第519頁第520頁第521頁第522頁第523頁第524頁第525頁第526頁第527頁第528頁第529頁第530頁第531頁第532頁第533頁第534頁第535頁第536頁第537頁第538頁第539頁第540頁第541頁第542頁第543頁第544頁第545頁第546頁第547頁第548頁第549頁第550頁第551頁第552頁第553頁第554頁第555頁第556頁第557頁第558頁第559頁第560頁第561頁第562頁第563頁第564頁第565頁第566頁第567頁第568頁第569頁第570頁第571頁第572頁第573頁第574頁第575頁第576頁第577頁第578頁第579頁第580頁第581頁第582頁第583頁第584頁第585頁第586頁第587頁第588頁第589頁第590頁第591頁第592頁第593頁第594頁第595頁第596頁第597頁第598頁第599頁第600頁第601頁第602頁第603頁第604頁第605頁第606頁第607頁第608頁第609頁第610頁第611頁第612頁第613頁第614頁第615頁第616頁第617頁第618頁第619頁第620頁第621頁第622頁第623頁第624頁第625頁第626頁第627頁第628頁第629頁第630頁第631頁第632頁第633頁第634頁第635頁第636頁第637頁第638頁第639頁第640頁第641頁第642頁第643頁第644頁第645頁第646頁第647頁第648頁第649頁第650頁第651頁第652頁第653頁第654頁
IDT PCI Bus Interface
PCI Target
79RC32438 User Reference Manual
10 - 38
November 4, 2002
Notes
Memory Read Line
PCI memory read multiple transactions that map to a PCI Base Address (PBAx) register are mapped to
local IPBus read operations. The prefetching behavior is controlled by the Memory Read Line Prefetching
Behavior (MRL) bit. If cleared, the PCI bus interface will prefetch data to the end of the cache line. If the
MRL bit is set, the PCI bus interface will translate a memory read line transaction to a memory read multiple
transaction.
Memory Write and Invalidate
PCI memory write and invalidate transactions that map to a PCI Base Address (PBAx) register are
translated into memory write transactions.
Error Handling
Data parity errors detected during target transactions are handled as defined in the PCI 2.2 Specification
(i.e., the PE bit in the STATUS register is set and PERRN is asserted if the PEN bit is set in the COMMAND
register) and the transaction is completed as though no error was detected (i.e., writes are performed and
reads deliver possibly corrupted data).
Address parity errors detected during target read transactions result in termination of the transaction
with a Target Abort. An IPbus transaction is not generated when an address parity error is detected during a
target read transaction. Address parity errors detected during target write transactions result in termination
of the transaction with a Target Abort. An IPbus transaction is not generated when an address parity error is
detected during a target write transaction.
The PCI bus interface terminates a target read or write transaction with a Target Abort if the address
space monitor detects a PCI master attempting to access an invalid local address range. For more informa-
tion, refer to the Address Space Monitor section in Chapter 4, System Integrity Functions. If the transaction
was a delayed read, a target abort is signaled when the transaction is retried. If the PCI transaction was a
posted write, the transaction is viewed as completed by the PCI bus master and results in the PCI bus inter-
face signalling a PCI system error by asserting SERRN for one PCI clock cycle if the System Error Enable
(SEN) and Parity Error Enable (PEN) bits are set in the COMMAND register.
An address space monitor error detected during servicing of a posted target write transaction may result
in multiple assertions of SERRN. Data for a posted write transaction is queued in the PCI target input FIFO
and segmented into one or more IPBus transactions. Each IPBus transaction is treated independently. If an
undecoded address is detected in an IPBus transaction, the remaining IPBus transaction data in the input
FIFO is discarded and SERRN is asserted for one PCI clock cycle if the SEN and PEN bits are set. Since a
posted PCI write transaction may result in multiple IPBus transactions, this may result in multiple assertions
of SERRN.
PCI Target Control Register
Figure 10.20 PCI Target Control Register (PCITC)
RTIMER
Description:
Retry Timer.
This field specifies the number of PCI clock cycles the PCI interface will wait for the
first data of an access before issuing a retry. The PCI 2.2 specification sets the maximum limit of
this timer at 16 PCI clock cycles, but in some systems it may be necessary to extend this limit.
The minimum retry timer value is eight. Values less than eight are aliased to eight.
Initial Value:
0x10
PCITC
0
31
12
0
RTIMER
8
DTIMER
8
DDT
1
RDR
1
2
0
相關PDF資料
PDF描述
79RC32V334-150BBI MICROPROCESSOR|32-BIT|BGA|256PIN|PLASTIC
79TXXA 1A/2.0V Negative Fixed Voltage Regulator
7ABT2240PWDH Octal inverting buffer with 30ohm series termination resistors 3-State
7ABT2241PWDH Power Supply
7ABT2244PWDH Octal buffer/line driver with 30ohm series termination resistors 3-State
相關代理商/技術參數(shù)
參數(shù)描述
79RC32V334-150BBG 制造商:Integrated Device Technology Inc 功能描述:MPU RC32300 32-Bit 150MHz 3.3V 256-Pin BGA
79RC32V334-150BBI 制造商:Integrated Device Technology Inc 功能描述:MPU RC32300 32-Bit 150MHz 3.3V 256-Pin BGA 制造商:IDT from Components Direct 功能描述:32BIT MICROPROCESSOR RC32300 MIPS-II 150MHZ 3.3V - Trays 制造商:IDT 功能描述:IDT 79RC32V334-150BBI, 32Bit Microprocessor RC32300 MIPS-II 150MHz 3.3V 256-Pin BGA
79RC32V364100DA 制造商:IDT 制造商全稱:Integrated Device Technology 功能描述:RISController Embedded 32-bit Microprocessor, based on RISCore32300
79RC32V364-100DA8 制造商:Integrated Device Technology Inc 功能描述:MPU RC32300 RISC 32BIT 100MHZ 3.3V 144TQFP - Tape and Reel
79RC32V364100DAI 制造商:IDT 制造商全稱:Integrated Device Technology 功能描述:RISController Embedded 32-bit Microprocessor, based on RISCore32300