參數(shù)資料
型號: AD569JPZ-REEL
廠商: Analog Devices Inc
文件頁數(shù): 6/12頁
文件大小: 0K
描述: IC DAC 16BIT MONO NON-LIN 28PLCC
產(chǎn)品培訓(xùn)模塊: Data Converter Fundamentals
DAC Architectures
標準包裝: 750
設(shè)置時間: 4µs
位數(shù): 16
數(shù)據(jù)接口: 并聯(lián)
轉(zhuǎn)換器數(shù)目: 1
電壓電源: 雙 ±
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 28-LCC(J 形引線)
供應(yīng)商設(shè)備封裝: 28-PLCC(11.51x11.51)
包裝: 帶卷 (TR)
輸出數(shù)目和類型: 1 電壓,單極;1 電壓,雙極
采樣率(每秒): *
AD569
REV. A
–3–
AC PERFORMANCE CHARACTERISTICS
These characteristics are included for Design Guidance Only and are not subject to test.
+VS = +12 V; –VS = –12 V; +VREF = +5 V; –VREF = –5 V excepts where stated.
Parameter
Limit
Units
Test Conditions/Comments
Output Voltage Settling
5
s max
No Load Applied
(Time to
±0.001% FS
3
s typ
(DAC output measured from falling edge of LDAC.)
For FS Step)
6
s max
VOUT Load = 1 k, CLOAD = 1000 pF.
4
s typ
(DAC output measured from falling edge of LDAC. )
Digital-to-Analog Glitch
500
nV-sec typ
Measured with VREF = 0 V. DAC registers alternatively loaded
Impulse
with input codes of 8000H and 0FFFH (worst-case
transition). Load = 1 k
.
Multiplying Feedthrough
–100
dB max
+VREF = 1 V rms 10 kHz sine wave,
–VREF = 0 V
Output Noise Voltage
40
nV/
Hz
typ
Measured between VOUT and –VREF
Density (1 kHz-1 MHz)
TIMING CHARACTERISTICS (+VS = +12 V, –VS = –12 V, VIH = 2.4 V, VIL = 0.4 V,TMIN to TMAX)
Parameter
Limit
Units
Test Conditions/Comments
Case A
150 ns Pulse on HBE, LBE, and LDAC
THS = 140 ns min, THH = 10 ns min
tWC
120
ns min
CS
Pulse Width
tSC
60
ns min
CS
Data Setup Time
tHC
20
ns min
CS
Data Hold Time
Case B
None
tWB
70
ns min
HBE
, LBE Pulse Width
tSB
80
ns min
HBE
, LBE Data Setup Time
tHB
20
ns min
HBE
, LBE Data Hold Time
tSCS
120
ns min
CS
Setup Time
tHCS
10
ns min
CS
Hold Time
tWD
120
ns min
LDAC
Pulse Width
Case C
None
tWB
120
ns min
HBE
, LBE Pulse Width
tSB
80
ns min
HBE
, LBE Data Setup Time
tHB
20
ns min
HBE
, LBE Data Hold Time
tSCS
120
ns min
CS
Setup Time
tHCS
10
ns min
CS
Hold Time
Figure 2a. AD569 Timing Diagram – Case B
Figure 2b. AD569 Timing Diagram – Case C
Figure 1. AD569 Timing Diagram – Case A
相關(guān)PDF資料
PDF描述
VE-BND-MU-S CONVERTER MOD DC/DC 85V 200W
VE-JW0-MZ-B1 CONVERTER MOD DC/DC 5V 25W
VE-J1F-MZ-B1 CONVERTER MOD DC/DC 72V 25W
VE-J14-MZ-B1 CONVERTER MOD DC/DC 48V 25W
VE-J1K-MZ-B1 CONVERTER MOD DC/DC 40V 25W
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AD569KN 功能描述:IC DAC 16BIT MONO NON-LIN 28-DIP RoHS:否 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 數(shù)模轉(zhuǎn)換器 系列:- 產(chǎn)品培訓(xùn)模塊:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program 標準包裝:1,000 系列:- 設(shè)置時間:1µs 位數(shù):8 數(shù)據(jù)接口:串行 轉(zhuǎn)換器數(shù)目:8 電壓電源:雙 ± 功率耗散(最大):941mW 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:24-SOIC(0.295",7.50mm 寬) 供應(yīng)商設(shè)備封裝:24-SOIC W 包裝:帶卷 (TR) 輸出數(shù)目和類型:8 電壓,單極 采樣率(每秒):*
AD569KNZ 功能描述:IC DAC 16BIT MONOTONIC 28-DIP RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 數(shù)模轉(zhuǎn)換器 系列:- 產(chǎn)品培訓(xùn)模塊:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program 標準包裝:50 系列:- 設(shè)置時間:4µs 位數(shù):12 數(shù)據(jù)接口:串行 轉(zhuǎn)換器數(shù)目:2 電壓電源:單電源 功率耗散(最大):- 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:8-TSSOP,8-MSOP(0.118",3.00mm 寬) 供應(yīng)商設(shè)備封裝:8-uMAX 包裝:管件 輸出數(shù)目和類型:2 電壓,單極 采樣率(每秒):* 產(chǎn)品目錄頁面:1398 (CN2011-ZH PDF)
AD569KP 制造商:Analog Devices 功能描述:DAC 1-CH Resistor-String 16-bit 28-Pin PLCC 制造商:Rochester Electronics LLC 功能描述:IC,MONO 16-BIT D/A CONV - Bulk 制造商:Analog Devices 功能描述:IC SEMICONDUCTOR ((NS))
AD569KPZ 功能描述:IC DAC 16BIT MONO NON-LIN 28PLCC RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 數(shù)模轉(zhuǎn)換器 系列:- 標準包裝:1 系列:- 設(shè)置時間:4.5µs 位數(shù):12 數(shù)據(jù)接口:串行,SPI? 轉(zhuǎn)換器數(shù)目:1 電壓電源:單電源 功率耗散(最大):- 工作溫度:-40°C ~ 125°C 安裝類型:表面貼裝 封裝/外殼:8-SOIC(0.154",3.90mm 寬) 供應(yīng)商設(shè)備封裝:8-SOICN 包裝:剪切帶 (CT) 輸出數(shù)目和類型:1 電壓,單極;1 電壓,雙極 采樣率(每秒):* 其它名稱:MCP4921T-E/SNCTMCP4921T-E/SNRCTMCP4921T-E/SNRCT-ND
AD569SD 功能描述:數(shù)模轉(zhuǎn)換器- DAC IC MONO 16-BIT RoHS:否 制造商:Analog Devices 轉(zhuǎn)換器數(shù)量:4 DAC 輸出端數(shù)量:4 轉(zhuǎn)換速率: 分辨率:12 bit 接口類型:Serial (I2C) 穩(wěn)定時間: 最大工作溫度:+ 105 C 安裝風(fēng)格: 封裝 / 箱體:TSSOP 封裝:Reel