參數(shù)資料
型號: ADSP-TS201SABPZ060
廠商: Analog Devices Inc
文件頁數(shù): 25/48頁
文件大小: 0K
描述: IC PROCESSOR 600MHZ 576BGA
標準包裝: 1
系列: TigerSHARC®
類型: 定點/浮點
接口: 主機接口,連接端口,多處理器
時鐘速率: 600MHz
非易失內(nèi)存: 外部
芯片上RAM: 3MB
電壓 - 輸入/輸出: 2.50V
電壓 - 核心: 1.20V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 576-BBGA 裸露焊盤
供應商設備封裝: 576-BGA-ED(25x25)
包裝: 托盤
配用: ADZS-TS201S-EZLITE-ND - KIT LITE EVAL FOR ADSP-TS201S
ADSP-TS201S
Rev. C
|
Page 31 of 48
|
December 2006
Link Port—Data Out Timing
Figure 22, and Figure 23 provide the data out timing for the
LVDS link ports.
Table 32. Link Port—Data Out Timing
Parameter Description
Min
Max
Unit
Outputs
tREO
Rising Edge (Figure 19)350
ps
tFEO
Falling Edge (Figure 19)350
ps
tLCLKOP
LxCLKOUT Period (Figure 18)
Greater of 2.0 or
0.9
× LCR × tCCLK1, 2, 3
Smaller of 12.5 or
1.1
× LCR × tCCLK1, 2, 3 ns
tLCLKOH
LxCLKOUT High (Figure 18)0.4
× tLCLKOP1
0.6
× tLCLKOP1
ns
tLCLKOL
LxCLKOUT Low (Figure 18)0.4
× tLCLKOP1
0.6
× tLCLKOP1
ns
tCOJT
LxCLKOUT Jitter (Figure 18)
±1504, 5, 6
±2507
ps
tLDOS
LxDATO Output Setup (Figure 20)0.25
× LCR × tCCLK –0.10 × tCCLK1, 4, 8
0.25
× LCR × tCCLK –0.15 × tCCLK1, 5, 6, 8
0.25
× LCR × tCCLK –0.30 × tCCLK 1, 7, 8
ns
tLDOH
LxDATO Output Hold (Figure 20)0.25
× LCR × tCCLK –0.10 × tCCLK1, 4, 8
0.25
× LCR × tCCLK –0.15 × tCCLK1, 5, 6, 8
0.25
× LCR × tCCLK –0.30 × tCCLK 1, 7, 8
ns
tLACKID
Delay from LxACKI rising edge to first transmission
clock edge (Figure 21)
16
× LCR × tCCLK1, 2
ns
tBCMPOV
LxBCMPO Valid (Figure 21)2
× LCR × tCCLK1, 2
ns
tBCMPOH
LxBCMPO Hold (Figure 22)3
× TSW – 0.51, 9
ns
Inputs
tLACKIS
LxACKI low setup to guarantee that the transmitter
stops transmitting (Figure 22)
LxACKI high setup to guarantee that the transmitter
continues its transmission without any interruption
× LCR × tCCLK1, 2
ns
tLACKIH
LxACKI High Hold Time (Figure 23)0.51
ns
1 Timing is relative to the 0 differential voltage (VOD = 0).
2 LCR (link port clock ratio) = 1, 1.5, 2, or 4. t
CCLK is the core period.
3 For the cases of tLCLKOP = 2.0 ns and tLCLKOP = 12.5 ns, the effect of tCOJT specification on output period must be considered.
4 LCR= 1.
5 LCR= 1.5.
6 LCR= 2.
7 LCR= 4.
8 The t
LDOS and tLDOH values include LCLKOUT jitter.
9 TSW is a short-word transmission period. For a 4-bit link, it is 2
× LCR × tCCLK. For a 1-bit link, it is 8 × LCR × tCCLK ns.
相關PDF資料
PDF描述
VE-2WX-CY-F1 CONVERTER MOD DC/DC 5.2V 50W
TPSC156K020H0450 CAP TANT 15UF 20V 10% 2312
182-025-213R161 CONN DB25 FEMAL .318" R/A NICKEL
EEM10DSEF CONN EDGECARD 20POS .156 EYELET
VE-2WW-CY-F1 CONVERTER MOD DC/DC 5.5V 50W
相關代理商/技術參數(shù)
參數(shù)描述
ADSP-TS201SBBPZ050 功能描述:IC PROCESSOR 500MHZ 575BGA 制造商:analog devices inc. 系列:TigerSHARC? 包裝:托盤 零件狀態(tài):上次購買時間 類型:定點/浮點 接口:主機接口,連接端口,多處理器 時鐘速率:500MHz 非易失性存儲器:外部 片載 RAM:3MB 電壓 - I/O:2.50V 電壓 - 內(nèi)核:1.05V 工作溫度:-40°C ~ 85°C(TC) 安裝類型:表面貼裝 封裝/外殼:576-BBGA 裸露焊盤 供應商器件封裝:576-BGA-ED(25x25) 標準包裝:1
ADSP-TS201SWBP-050 制造商:Analog Devices 功能描述:DSP Floating-Point 32-Bit 500MHz 500MIPS 576-Pin BGA
ADSP-TS201SYBP-050 功能描述:IC PROCESSOR 500MHZ 576-SBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - DSP(數(shù)字式信號處理器) 系列:TigerSHARC® 標準包裝:2 系列:StarCore 類型:SC140 內(nèi)核 接口:DSI,以太網(wǎng),RS-232 時鐘速率:400MHz 非易失內(nèi)存:外部 芯片上RAM:1.436MB 電壓 - 輸入/輸出:3.30V 電壓 - 核心:1.20V 工作溫度:-40°C ~ 105°C 安裝類型:表面貼裝 封裝/外殼:431-BFBGA,F(xiàn)CBGA 供應商設備封裝:431-FCPBGA(20x20) 包裝:托盤
ADSP-TS201SYBPZ050 功能描述:IC PROCESSOR 500MHZ 576-SBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - DSP(數(shù)字式信號處理器) 系列:TigerSHARC® 標準包裝:40 系列:TMS320DM64x, DaVinci™ 類型:定點 接口:I²C,McASP,McBSP 時鐘速率:400MHz 非易失內(nèi)存:外部 芯片上RAM:160kB 電壓 - 輸入/輸出:3.30V 電壓 - 核心:1.20V 工作溫度:0°C ~ 90°C 安裝類型:表面貼裝 封裝/外殼:548-BBGA,F(xiàn)CBGA 供應商設備封裝:548-FCBGA(27x27) 包裝:托盤 配用:TMDSDMK642-0E-ND - DEVELPER KIT W/NTSC CAMERA296-23038-ND - DSP STARTER KIT FOR TMS320C6416296-23059-ND - FLASHBURN PORTING KIT296-23058-ND - EVAL MODULE FOR DM642TMDSDMK642-ND - DEVELOPER KIT W/NTSC CAMERA
ADSP-TS202SABP-050 制造商:Analog Devices 功能描述:DSP Floating-Point 32-Bit 500MHz 500MIPS 576-Pin TEBGA 制造商:Analog Devices 功能描述:DSP FLOATING PT 32BIT 500MHZ 500MIPS 576PIN TEBGA - Trays