參數(shù)資料
型號(hào): AGL10005-FFGG484I
元件分類: FPGA
英文描述: FPGA, 1000000 GATES, 250 MHz, PBGA484
封裝: 13 X 13 MM, 1 MM PITCH, ROHS COMPLIANT, FBGA-144
文件頁(yè)數(shù): 7/204頁(yè)
文件大?。?/td> 2800K
代理商: AGL10005-FFGG484I
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)當(dāng)前第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)
IGLOO Low-Power Flash FPGAs with Flash*Freeze Technology
3- 24
Advanced v0.1
Table 3-32 Summary of I/O Timing Characteristics—Software Default Settings, Std. Speed Grade, Commercial-Case
Conditions: TJ = 70°C, Worst Case VCC = 1.14 V, Worst Case VCCI = 3.0 V
Applicable Standard Plus I/O banks
I/
O
St
anda
rd
Driv
e
St
re
ngt
h
(mA)
Slew
Ra
te
Capacit
ive
Load
(pF)
Ext
er
na
lRes
istor
(
Ω
)
t
DOU
T
(n
s)
t
DP
(ns)
t
DIN
(ns)
t
PY
(ns)
t
EOU
T
(n
s)
t
ZL
(ns)
t
ZH
(ns)
t
LZ
(ns)
t
HZ
(ns)
t
ZLS
(ns)
t
ZH
S
(ns)
Uni
ts
3.3 V LVTTL /
3.3 V LVCMOS
12 mA
High
35 pF
1.57
3.19
0.26
0.97
1.11
3.25
2.66
2.91
3.62
9.06
8.46
ns
2.5 V LVCMOS
12 mA
High
35pF
1.57
3.20
0.26
1.20
1.11
3.25
3.04
2.92
3.50
9.06
8.85
ns
1.8 V LVCMOS
8 mA
High
35pF
1.57
3.71
0.26
1.11
3.60
3.71
2.98
3.38
9.41
9.52
ns
1.5 V LVCMOS
4 mA
High
35pF
1.57
4.30
0.26
1.27
1.11
4.06
4.30
3.05
3.36
9.87
10.1
1
ns
3.3 V PCI
Per PCI
spec
High
10pF
25 2
1.57
2.52
0.26
0.85
1.11
2.57
1.98
2.91
3.62
8.37
7.78
ns
3.3 V PCI-X
Per PCI-
X spec
High
10pF
25 2
1.57
2.52
0.26
0.85
1.11
2.57
1.98
2.91
3.62
8.37
7.78
ns
Notes:
1. For specific junction temperature and voltage supply levels, refer to Table 3-7 on page 3-6 for derating values.
2. Resistance is used to measure I/O propagation delays as defined in PCI specifications. See Figure 3-10 on page 3-55 for connectivity.
This resistor is not required during normal operation.
Table 3-33 Summary of I/O Timing Characteristics—Software Default Settings, Std. Speed Grade, Commercial-Case
Conditions: TJ = 70°C, Worst Case VCC = 1.14 V, Worst Case VCCI = 3.0 V
Applicable Standard I/O banks
I/O
St
anda
rd
Dr
ive
St
re
n
g
th
(mA
)
Sle
w
R
a
te
Ca
pacit
ive
Load
(p
F)
Exter
n
al
Resistor
(
Ω
)
t
DOU
T
(ns)
t
DP
(ns)
t
DIN
(ns)
t
PY
(n
s)
t
EOU
T
(ns)
t
ZL
(ns
)
t
ZH
(n
s)
t
LZ
(ns
)
t
HZ
(n
s)
Units
3.3 V LVTTL / 3.3
V LVCMOS
8 mA
High
35 pF
1.572.660.260.941.112.712.182.392.94
ns
2.5 V LVCMOS
8 mA
High
35pF
1.57
2.66
0.26
1.15
1.11
2.71
2.42
2.37
2.79
ns
1.8 V LVCMOS
4 mA
High
35pF
1.57
5.42
0.26
1.08
1.11
4.72
5.42
2.37
2.61
ns
1.5 V LVCMOS
2 mA
High
35pF
1.57
6.41
0.26
1.22
1.11
5.41
6.41
2.39
2.54
ns
Notes:
1. For specific junction temperature and voltage supply levels, refer to Table 3-7 on page 3-6 for derating values.
2. Resistance is used to measure I/O propagation delays as defined in PCI specifications. See Figure 3-10 on page 3-55 for connectivity.
This resistor is not required during normal operation.
相關(guān)PDF資料
PDF描述
AGL10005-FFGG484 FPGA, 1000000 GATES, 250 MHz, PBGA484
AGL10005-FG144 FPGA, 1000000 GATES, 250 MHz, PBGA144
AGL10005-FG256I FPGA, 1000000 GATES, 250 MHz, PBGA144
AGL10005-FG256 FPGA, 1000000 GATES, 250 MHz, PBGA144
AGL10005-FG484I FPGA, 1000000 GATES, 250 MHz, PBGA484
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AGL1000V2-CS144 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:IGLOO Low-Power Flash FPGAs with Flash Freeze Technology
AGL1000V2-CS144ES 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:IGLOO Low-Power Flash FPGAs with Flash Freeze Technology
AGL1000V2-CS144I 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:IGLOO Low-Power Flash FPGAs with Flash Freeze Technology
AGL1000V2-CS144PP 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:IGLOO Low-Power Flash FPGAs with Flash Freeze Technology
AGL1000V2-CS281 功能描述:IC FPGA 1KB FLASH 1M 281-CSP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:IGLOO 標(biāo)準(zhǔn)包裝:40 系列:SX-A LAB/CLB數(shù):6036 邏輯元件/單元數(shù):- RAM 位總計(jì):- 輸入/輸出數(shù):360 門(mén)數(shù):108000 電源電壓:2.25 V ~ 5.25 V 安裝類型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FPBGA(27X27)