參數(shù)資料
型號: DJLXTPCD0SE001
廠商: Intel Corp.
英文描述: Advanced 8-Port 10/100 Mbps PHY Transceivers
中文描述: 先進(jìn)的8端口10/100 Mbps的物理層收發(fā)器
文件頁數(shù): 3/226頁
文件大?。?/td> 1575K
代理商: DJLXTPCD0SE001
第1頁第2頁當(dāng)前第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁
Datasheet
Document Number: 249241
Revision Number: 007
Revision Date: August 28, 2003
3
Contents
Contents
1.0
Introduction
..................................................................................................................................18
1.1
What You Will Find in This Document ................................................................................18
1.2
Related Documents ............................................................................................................18
2.0
Block Diagram
.............................................................................................................................19
3.0
Pin/Ball Assignments and Signal Descriptions
........................................................................20
3.1
PQFP Pin Assignments ......................................................................................................20
3.1.1
PQFP Pin Assignments – RMII Configuration .......................................................21
3.1.2
PQFP Pin Assignments – SMII Configuration........................................................26
3.1.3
PQFP Pin Assignments – SS-SMII Configuration..................................................31
3.2
PQFP Signal Descriptions ..................................................................................................36
3.2.1
Signal Name Conventions .....................................................................................36
3.2.2
PQFP Signal Descriptions – RMII, SMII, and SS-SMII Configurations..................36
3.3
BGA23 Ball Assignments....................................................................................................51
3.3.1
RMII BGA23 Ball List.............................................................................................52
3.3.2
SMII BGA23 Ball List .............................................................................................62
3.3.3
SS-SMII BGA23 Ball List .......................................................................................72
3.4
BGA23 Signal Descriptions ................................................................................................82
3.4.1
Signal Name Conventions .....................................................................................82
3.4.2
Signal Descriptions – RMII, SMII, and SS-SMII Configurations.............................82
3.5
BGA15 Ball Assignments....................................................................................................98
3.5.1
BGA15 Ball List......................................................................................................99
3.6
BGA15 Signal Descriptions ..............................................................................................109
3.6.1
Signal Name Conventions ...................................................................................109
3.6.2
Signal Descriptions – SMII and SS-SMII Configurations.....................................109
4.0
Functional Description
..............................................................................................................116
4.1
Introduction.......................................................................................................................116
4.1.1
OSP Architecture .............................................................................................116
4.1.2
Comprehensive Functionality ..............................................................................117
4.1.2.1
Sectionalization....................................................................................117
4.2
Interface Descriptions.......................................................................................................117
4.2.1
10/100 Network Interface.....................................................................................117
4.2.1.1
Twisted-Pair Interface..........................................................................118
4.2.1.2
MDI Crossover (MDIX).........................................................................119
4.2.1.3
Fiber Interface......................................................................................119
4.3
Media Independent Interface (MII) Interfaces...................................................................119
4.3.1
Global MII Mode Select .......................................................................................119
4.3.2
Internal Loopback ................................................................................................120
4.3.3
RMII Data Interface..............................................................................................120
4.3.4
Serial Media Independent Interface (SMII) and Source Synchronous-
Serial Media Independent Interface (SS-SMII)....................................................121
4.3.4.1
SMII Interface.......................................................................................121
4.3.4.2
Source Synchronous-Serial Media Independent Interface ..................121
4.3.5
Configuration Management Interface ..................................................................121
4.3.6
MII Isolate ............................................................................................................121
相關(guān)PDF資料
PDF描述
DJLXTPED0QE000 Advanced 8-Port 10/100 Mbps PHY Transceivers
DJLXTPED0QE001 Advanced 8-Port 10/100 Mbps PHY Transceivers
DJLXTPED0SE000 Advanced 8-Port 10/100 Mbps PHY Transceivers
DJLXTPED0SE001 Advanced 8-Port 10/100 Mbps PHY Transceivers
DJIXEPAD0QE000 Advanced 8-Port 10/100 Mbps PHY Transceivers
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
DJLXTPED0QE000 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
DJLXTPED0QE001 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
DJLXTPED0SE000 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
DJLXTPED0SE001 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
DJMD5628DLB 功能描述:IC 3.3V 5628 DSP 100-LQFP RoHS:否 類別:集成電路 (IC) >> 專用 IC 系列:* 產(chǎn)品培訓(xùn)模塊:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program 標(biāo)準(zhǔn)包裝:1 系列:- 類型:調(diào)幀器 應(yīng)用:數(shù)據(jù)傳輸 安裝類型:表面貼裝 封裝/外殼:400-BBGA 供應(yīng)商設(shè)備封裝:400-PBGA(27x27) 包裝:散裝