• <ol id="xhf1s"><kbd id="xhf1s"><cite id="xhf1s"></cite></kbd></ol>
  • <tbody id="xhf1s"></tbody>

    參數(shù)資料
    型號(hào): DS21552GN
    廠商: Maxim Integrated Products
    文件頁(yè)數(shù): 91/137頁(yè)
    文件大?。?/td> 0K
    描述: IC TXRX T1 1-CHIP 5V 100-BGA
    標(biāo)準(zhǔn)包裝: 1
    功能: 單芯片收發(fā)器
    接口: E1,HDLC,J1,T1
    電路數(shù): 1
    電源電壓: 4.75 V ~ 5.25 V
    電流 - 電源: 75mA
    工作溫度: 0°C ~ 70°C
    安裝類型: 表面貼裝
    封裝/外殼: 100-LFBGA,CSPBGA
    供應(yīng)商設(shè)備封裝: 100-CSBGA(10x10)
    包裝: 托盤
    包括: DSX-1 和 CSU 線路補(bǔ)償發(fā)生器,HDLC 控制器,帶內(nèi)回路代碼發(fā)生器和檢測(cè)器
    第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)當(dāng)前第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)
    DS21352/DS21552
    57 of 137
    RS1 TO RS12: RECEIVE SIGNALING REGISTERS (Address=60 to 6B Hex)
    (MSB)
    (LSB)
    A(8)
    A(7)
    A(6)
    A(5)
    A(4)
    A(3)
    A(2)
    A(1)
    RS1 (60)
    A(16)
    A(15)
    A(14)
    A(13)
    A(12)
    A(11)
    A(10)
    A(9)
    RS2 (61)
    A(24)
    A(23)
    A(22)
    A(21)
    A(20)
    A(19)
    A(18)
    A(17)
    RS3 (62)
    B(8)
    B(7)
    B(6)
    B(5)
    B(4)
    B(3)
    B(2)
    B(1)
    RS4 (63)
    B(16)
    B(15)
    B(14)
    B(13)
    B(12)
    B(11)
    B(10)
    B(9)
    RS5 (64)
    B(24)
    B(23)
    B(22)
    B(21)
    B(20)
    B(19)
    B(18)
    B(17)
    RS6 (65)
    A/C(8)
    A/C(7)
    A/C(6)
    A/C(5)
    A/C(4)
    A/C(3)
    A/C(2)
    A/C(1)
    RS7 (66)
    A/C(16)
    A/C(15)
    A/C(14)
    A/C(13)
    A/C(12)
    A/C(11)
    A/C(10)
    A/C(9)
    RS8 (67)
    A/C(24)
    A/C(23)
    A/C(22)
    A/C(21)
    A/C(20)
    A/C(19)
    A/C(18)
    A/C(17)
    RS9 (68)
    B/D(8)
    B/D(7)
    B/D(6)
    B/D(5)
    B/D(4)
    B/D(3)
    B/D(2)
    B/D(1)
    RS10 (69)
    B/D(16)
    B/D(15)
    B/D(14)
    B/D(13)
    B/D(12)
    B/D(11)
    B/D(10)
    B/D(9)
    RS11 (6A)
    B/D(24)
    B/D(23)
    B/D(22)
    B/D(21)
    B/D(20)
    B/D(19)
    B/D(18)
    B/D(17)
    RS12 (6B)
    SYMBOL
    POSITION
    NAME AND DESCRIPTION
    D(24)
    RS12.7
    Signaling Bit D in Channel 24
    A(1)
    RS1.0
    Signaling Bit A in Channel 1
    Each Receive Signaling Register (RS1 to RS12) reports the incoming robbed bit signaling from eight
    DS0 channels. In the ESF framing mode, there can be up to four signaling bits per channel (A, B, C, and
    D). In the D4 framing mode, there are only two signaling bits per channel (A and B). In the D4 framing
    mode, the framer will replace the C and D signaling bit positions with the A and B signaling bits from the
    previous multiframe. Hence, whether the framer is operated in either framing mode, the user needs only
    to retrieve the signaling bits every 3 ms. The bits in the Receive Signaling Registers are updated on
    multiframe boundaries so the user can utilize the Receive Multiframe Interrupt in the Receive Status
    Register 2 (SR2.7) to know when to retrieve the signaling bits. The Receive Signaling Registers are
    frozen and not updated during a loss of sync condition (SR1.0=1). They will contain the most recent
    signaling information before the “OOF” occurred. The signaling data reported in RS1 to RS12 is also
    available at the RSIG and RSER pins.
    A change in the signaling bits from one multiframe to the next will cause the RSC status bit (SR2.0) to be
    set. The user can enable the INT pin to toggle low upon detection of a change in signaling by setting the
    IMR2.0 bit. Once a signaling change has been detected, the user has at least 2.75 ms to read the data out
    of the RS1 to RS12 registers before the data will be lost.
    相關(guān)PDF資料
    PDF描述
    VE-B7Y-IY-B1 CONVERTER MOD DC/DC 3.3V 33W
    S9S12HY32J0MLH MCU 32K FLASH AUTO 64-LQFP
    VE-B6Z-IX-B1 CONVERTER MOD DC/DC 2V 30W
    S9S08DN48F1MLF IC MCU 8BIT 48KB FLASH 48LQFP
    MC9S08DV60ACLF IC MCU 60K FLASH 3K RAM 48-LQFP
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    DS21552L 功能描述:網(wǎng)絡(luò)控制器與處理器 IC 5V T1 Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
    DS21552L+ 功能描述:網(wǎng)絡(luò)控制器與處理器 IC 5V T1 Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
    DS21552LB 制造商:Rochester Electronics LLC 功能描述: 制造商:Maxim Integrated Products 功能描述:
    DS21552LN 功能描述:網(wǎng)絡(luò)控制器與處理器 IC 5V T1 Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
    DS21552LN+ 功能描述:網(wǎng)絡(luò)控制器與處理器 IC 5V T1 Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray