參數(shù)資料
型號: DS26522GN+
廠商: Maxim Integrated Products
文件頁數(shù): 205/258頁
文件大?。?/td> 0K
描述: IC TXRX T1/E1/J1 DUAL 144CSBGA
產(chǎn)品培訓(xùn)模塊: Lead (SnPb) Finish for COTS
Obsolescence Mitigation Program
標(biāo)準(zhǔn)包裝: 160
類型: 收發(fā)器
驅(qū)動器/接收器數(shù): 2/2
規(guī)程: RS232
電源電壓: 3.14 V ~ 3.47 V
安裝類型: 表面貼裝
封裝/外殼: 144-BGA,CSPBGA
供應(yīng)商設(shè)備封裝: 144-TECSBGA(13x13)
包裝: 托盤
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁當(dāng)前第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁
DS26522 Dual T1/E1/J1 Transceiver
50 of 258
The Transmit FDL register (T1TFDL) contains the facility data link (FDL) information that is to be inserted on a byte
basis into the outgoing T1 data stream. The LSB is transmitted first. In D4 mode, only the lower six bits are used.
8.9.5.4 Legacy T1 Receive FDL
It is recommended that the DS26522’s built-in BOC or HDLC controllers be used for most applications requiring
access to the FDL. Table 8-16 shows the registers related to the receive FDL.
Table 8-16. Registers Related to T1 Receive FDL
REGISTER
FRAMER ADDRESSES
FUNCTION
Receive FDL Register (T1RFDL)
062h
FDL code used to insert transmit
FDL.
Receive Latched Status Register 7(RLS7)
096h
Receive FDL full bit is in this
register.
Receive Interrupt Mask Register 7(RIM7)
0A6h
Mask bit for RFDL full.
Note: The addresses shown are for Framer 1. The address for Framer 2 can be calculated by adding 200 hex to the framer address.
In the receive section, the recovered FDL bits or Fs bits are shifted bit-by-bit into the Receive FDL register
(T1RFDL). Since the T1RFDL is 8 bits in length, it fills up every 2ms (8 x 250
s). The framer signals an external
controller that the buffer has filled via the RLS7.2 bit. If enabled via RIM7.2, the
INTB pin toggles low, indicating
that the buffer has filled and needs to be read. The user has 2ms to read this data before it is lost. Note that no
zero destuffing is applied for the data provided through the T1RFDL register. The T1RFDL reports the incoming
facility data link (FDL) or the incoming Fs bits. The LSB is received first. In D4 framing mode, T1RFDL updates on
multiframe boundaries and reports only the Fs bits.
8.9.6
E1 Data Link
Table 8-17 shows the registers related to E1 data link.
Table 8-17. Registers Related to E1 Data Link
REGISTER
FRAMER
ADDRESSES
FUNCTION
E1 Receive Align Frame Register (E1RAF)
064h
Receive frame alignment register.
E1 Receive Non-Align Frame Register
065h
Receive non-frame alignment register.
E1 Received Si Bits of the Align Frame
Register (E1RSiAF)
066h
Receive Si bits of the frame alignment frames.
Received Si Bits of the Non-Align Frame
Register E1RSiNAF)
067h
Receive Si bits of the non-frame alignment
frames.
Received Sa4 to Sa8 Bits Register
069h, 06Ah,
06Bh, 06Ch,
06Dh
Receive Sa bits.
Transmit Align Frame Register (E1TAF)
164h
Transmit align frame register.
Transmit Non-Align Frame Register
165h
Transmit non-align frame register.
Transmit Si Bits of the Align Frame
Register (E1TSiAF)
166h
Transmit Si bits of the frame alignment frames.
Transmit Si Bits of the Non-Align Frame
Register (E1TSiNAF)
167h
Transmit Si bits of the non-frame alignment
frames.
Transmit Sa4 to Sa8 Bits Register
169h, 16Ah,
16Bh, 16Ch,
16Dh
Transmit Sa4 to Sa8.
E1 Transmit Sa-Bit Control Register
114h
Transmit sources of Sa control.
Note: The addresses shown are for Framer 1. The address for Framer 2 can be calculated by adding 200 hex to the framer address.
相關(guān)PDF資料
PDF描述
DS26524GNA5+ IC TXRX T1/E1/J1 QUAD 256-CSBGA
DS26528GNA5+ IC TXRX T1/E1/J1 OCT 256-CSBGA
DS26900LN+ IC JTAG MUX/SWITCH 144-LQFP
DS275E/T&R IC TXRX LINE-PWR RS232 14-TSSOP
DS276S IC TXRX LOW POWER RS-232 8-SOIC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
DS26522GN+ 功能描述:網(wǎng)絡(luò)控制器與處理器 IC 2-Port E1/T1/J1 Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS26524 制造商:MAXIM 制造商全稱:Maxim Integrated Products 功能描述:Quad T1/E1/J1 Transceiver
DS26524_07 制造商:MAXIM 制造商全稱:Maxim Integrated Products 功能描述:Quad T1/E1/J1 Transceiver
DS26524DK 功能描述:網(wǎng)絡(luò)開發(fā)工具 DS26524 Dev Kit RoHS:否 制造商:Rabbit Semiconductor 產(chǎn)品:Development Kits 類型:Ethernet to Wi-Fi Bridges 工具用于評估:RCM6600W 數(shù)據(jù)速率:20 Mbps, 40 Mbps 接口類型:802.11 b/g, Ethernet 工作電源電壓:3.3 V
DS26524G 功能描述:網(wǎng)絡(luò)控制器與處理器 IC 4-Port E1/T1/J1 Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray