參數(shù)資料
型號(hào): DS3112DK
廠商: Maxim Integrated Products
文件頁(yè)數(shù): 13/133頁(yè)
文件大?。?/td> 0K
描述: KIT DEMO FOR DS3112
產(chǎn)品培訓(xùn)模塊: Lead (SnPb) Finish for COTS
Obsolescence Mitigation Program
標(biāo)準(zhǔn)包裝: 1
主要目的: 接口,交叉點(diǎn)開(kāi)關(guān)/多路復(fù)用器
已用 IC / 零件: DS3112
已供物品: 板,CD
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)當(dāng)前第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)
DS3112
11 of 133
Figure 1-1. DS3112 Framer and Multiplexer Block Diagram (T3 Mode)
AI
S
G
e
n
.
FI
F
O
AI
S
G
e
n
.
FI
FO
AI
S
G
e
n
.
FI
FO
AI
S
G
e
n
.
FI
FO
1 of 7
AI
S
Ge
n
.
FI
FO
1 of 7
T
o
BER
T
CPU Interface & Global Configuration
(Routed to All Blocks)
1 of 28
C
P
a
ri
ty
Mod
e
[
incl
u
de
s
H
D
LC
D
a
ta
Li
nk
,
F
E
A
C
,F
E
B
E
,C
P
,an
d
A
p
pl
ic
at
io
n
ID
I
n
s
e
rt
io
n]
M
/
F
/
P
/
X
B
it
G
e
n
e
ra
ti
o
n
B3
ZS
C
o
d
e
r/
U
n
ip
o
la
r
C
o
d
e
r&
BP
V
I
n
s
e
rt
io
n
M
/F
/
X
B
it
&
A
IS
G
e
n
e
ra
ti
o
n
T2
For-
matter
7 to 1
Mux
4 to 1
Mux
C
B
it
G
e
n
e
ra
ti
o
n
(
M
1
3
M
o
de
O
n
ly
)
&
Bit
St
u
ff
in
g
C
o
n
tr
o
l
C
B
it
G
e
n
e
ra
ti
on
&
B
it
S
tu
ff
in
g
C
o
n
tr
o
l
T3
Formatter
Sync
Control
Signal
Inversion
Control
FTCLK
FTD
FTDEN
FTSOF
mu
x
S
igna
l
In
v
e
rs
ion
&
F
o
rc
e
D
a
ta
C
o
n
tr
o
l
/
A
IS
G
e
ne
ra
ti
on
C
P
a
ri
ty
M
o
d
e
[e
x
tr
a
c
ts
H
D
L
C
D
a
ta
L
in
k
,
FE
A
C
,F
E
B
E
,C
P
,
a
n
d
A
p
lic
a
ti
o
n
ID
b
it]
Al
a
rm
&
E
rror
D
e
te
c
ti
o
n
T3
F
ra
m
e
r
B
3
Z
S
D
e
co
de
r/
U
n
ipol
ar
D
e
c
o
d
e
r&
B
P
V
D
e
te
ct
or
T3
Framer
Si
g
n
a
lI
n
v
e
rs
io
n
AI
S
Ge
n
.
FI
FO
To
BER
T
AI
S
G
e
n
.
FI
FO
T
o
BER
T
AI
S
G
e
n
.
FI
FO
T
o
BER
T
C
Bi
tD
e
c
o
d
ing
&
Bi
t
D
e
s
tu
ff
in
g
C
o
n
tro
l
T2
Fr
a
m
e
r
A
la
rm
&
Lo
op
ba
c
k
D
e
te
c
ti
o
n
T2
Framer
1 to 4
Demux
1 to 7
Demux
C
B
it
D
e
c
o
di
ng
(
M
13
M
ode
O
n
ly
)
&
B
it
D
e
s
tu
ffi
n
g
C
o
n
tr
o
l
Error
Counters
T
3
Li
ne
L
o
op
b
a
c
k
T
3
D
iag
no
s
tic
Lo
o
p
ba
c
k
T
3
P
a
y
lo
a
d
Lo
op
ba
c
k
T
1
Li
ne
L
oop
ba
ck
T
1
D
iag
no
s
tic
Lo
op
b
a
c
k
HDLC Controller
with 256 Byte
Buffer
FEAC Controller
Signal
Inversion
Control
1
2
7
1
2
S
igna
lI
n
v
e
rs
io
n
C
o
n
tr
o
l
Si
g
n
a
lIn
v
e
rs
io
n
C
o
n
trol
LTCLK
LTDAT
LTCLK
LTDAT
LTCLK
LTDAT
LTCLK
LTDAT
LRCLK
LRDAT
LRCLK
LRDAT
LRCLK
LRDAT
LRCLK
LRDAT
LRCCLK
FRSOF
FRCLK
FRD
FRDEN
HRP
O
S
H
RNE
G
HRC
L
K
HT
P
O
S
HT
NE
G
HT
C
L
K
Receive
BERT
BERT Mux
Transmit
BERT
BERT Mux
FRLOF
FRLOS
BER
T
In
s
e
rt
BER
T
In
s
e
rt
BER
T
In
s
e
rt
BER
T
In
s
e
rt
Loss Of Transmit Clock
HRCLK
LTCCLK
LTDATA
LTCLKA
LTDATB
LTCLKB
LRCLKA
LRCLKB
LRDATA
LRDATB
from
other
ports
from
other
ports
D
ia
g
n
o
s
ti
c
Erro
rI
n
s
e
rt
io
n
FRMECU
Transmit
Receive
T3E3MS
(tied low)
JTAG
Test
Block
JTMS
JTDO
JTDI
JTCLK
JTRST*
FTMEI
T1
L
o
p
Ti
m
e
d
M
o
d
e
G747E
(tied low)
CD0 to
CD15
CA0 to
CA7
CWR*
(CR/W*)
CRD*
(CDS*)
CCS*
CIM
CINT* CMS TEST RST*
CALE
相關(guān)PDF資料
PDF描述
RMM10DSEN CONN EDGECARD 20POS .156 EYELET
DS2148DK KIT DESIGN LIU DS2148 3/5V T1/E1
H3CWH-6436G IDC CABLE - HKC64H/AE64G/HPL64H
78M6618-PDU-1 EVAL KIT DS8005
RMM10DSEH CONN EDGECARD 20POS .156 EYELET
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
DS3112N 功能描述:網(wǎng)絡(luò)控制器與處理器 IC TEMPE T3/E3 MUX FRMR & M13/E13/G.747 MUX RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS3112N+ 功能描述:網(wǎng)絡(luò)控制器與處理器 IC TEMPE T3/E3 MUX FRMR & M13/E13/G.747 MUX RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS3112N+W 功能描述:網(wǎng)絡(luò)控制器與處理器 IC TEMPE T3/E3 MUX FRMR & M13/E13/G.747 MUX RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS3112NC1 制造商:Maxim Integrated Products 功能描述:T3 E3 MULTIPLEXER, 3.3V T3/E3 FRAMER AND M13/E13/G.747 MUX - Rail/Tube
DS3112ND1E 制造商:Rochester Electronics LLC 功能描述: 制造商:Maxim Integrated Products 功能描述: