參數(shù)資料
型號(hào): DS3172N
英文描述: Single/Dual/Triple/Quad DS3/E3 Single-Chip Transceivers
中文描述: 單/雙/三/四DS3/E3單芯片收發(fā)器
文件頁數(shù): 86/232頁
文件大?。?/td> 2133K
代理商: DS3172N
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁當(dāng)前第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁
DS3171/DS3172/DS3173/DS3174
86 of 231
F
X1
, F
X2
, F
X3
, and F
X4
bits are overwritten with the values one, zero, zero, and one (1001) respectively. X
1
and X
2
are overwritten with 11. P
1
, P
2,
C
31
, C
32
, and C
33
are overwritten with the calculated payload parity from the previous
output DS3 frame. And, C
X1
, C
X2
, and C
X3
(X 3) are overwritten with 000. AIS will overwrite a transmit Idle signal.
10.6.5.5.1 Receive C-bit DS3 Frame Format
The DS3 frame format is shown in
Figure 10-14
. X
1
and X
2
are the Remote Defect Indication (RDI) bits (also
referred to as the far-end SEF/AIS bits). P
1
and P
2
are the parity bits used for line error monitoring. M
1
, M
2
, and M
3
are the multiframe alignment bits that define the multiframe boundary. F
XY
are the subframe alignment bits that
define the subframe boundary. Note: Both the M-bits and F-bits define the DS3 frame boundary. C
11
is the
Application Identification Channel (AIC). C
12
is reserved for future network use, and has a value of one. C
13
is the
Far-End Alarm and Control (FEAC) signal. C
21
, C
22
, and C
23
are unused, and have a value of one. C
31
, C
32
, and C
33
are the C-bit parity bits used for path error monitoring. C
41
, C
42
, and C
43
are the Far-End Block Error (FEBE) bits
used for remote path error monitoring. C
51
, C
52
, and C
53
are the path maintenance data link (or HDLC) bits. C
61
,
C
62
, and C
63
are unused, and have a value of one. C
71
, C
72
, and C
73
are unused, and have a value of one.
10.6.5.5.2 Receive C-bit DS3 Overhead Extraction
Overhead extraction extracts all of the DS3 overhead bits from the C-bit DS3 frame. All of the DS3 overhead bits
X
1
, X
2
, P
1
, P
2
, M
X
, F
XY
, and C
XY
are output on the receive overhead interface (ROH, ROHSOF, and ROHCLK). The
P
1
, P
2
, C
31
, C
32
, and C
33
bits are output as an error indication (modulo 2 addition of the calculated parity and the
bit). The C
13
bit is sent over to the receive FEAC controller. The C
51
, C
52
, and C
53
bits are sent to the receive HDLC
overhead controller.
10.6.6 M23 DS3 Framer/Formatter
10.6.6.1 Transmit M23 DS3 Frame Processor
The M23 DS3 frame format is shown in
Figure 10-14
.
Table 10-28
defines the framing bits for M23 DS3. X
1
and X
2
are the Remote Defect Indication (RDI) bits (also referred to as the far-end SEF/AIS bits). P
1
and P
2
are the parity
bits used for line error monitoring. M
1
, M
2
, and M
3
are the multiframe alignment bits. F
XY
are the subframe
alignment bits. C
11
is the Application Identification Channel (AIC). C
X1
, C
X2
, and C
X3
are the stuff control bits for
tributary #X. The X-bit, P-bit, M-bit, C-bit, and F-bit positions are overhead bits, and the remainder of the bit
positions in the T3 frame are payload bits regardless of how they are marked by TDEN.
Table 10-28. M23 DS3 Frame Overhead Bit Definitions
Bit
Definition
X
1
, X
2
Remote Defect Indication
(RDI)
P
1
, P
2
Parity Bits
M
1
, M
2
, and M
3
Multiframe Alignment Bits
F
XY
Subframe Alignment Bits
C
11
Application Identification
Channel (AIC)
C
X1
, C
X2
, and C
X3
Stuff Control Bits for Tributary
#X
10.6.6.2 Transmit M23 DS3 Frame Generation
M23 DS3 frame generation receives the incoming payload data stream, and overwrites all of the DS3 overhead bit
locations.
The multiframe alignment bits (M
1
, M
2
, and M
3
) are overwritten with the values zero, one, and zero (010)
respectively.
相關(guān)PDF資料
PDF描述
DS3173 Single/Dual/Triple/Quad DS3/E3 Single-Chip Transceivers
DS3173N Single/Dual/Triple/Quad DS3/E3 Single-Chip Transceivers
DS3174 Single/Dual/Triple/Quad DS3/E3 Single-Chip Transceivers
DS3174N Single/Dual/Triple/Quad DS3/E3 Single-Chip Transceivers
DS318PIN Industrial Control IC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
DS3172N+ 功能描述:網(wǎng)絡(luò)控制器與處理器 IC Dual DS3/E3 Single Chip Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS3173 功能描述:網(wǎng)絡(luò)控制器與處理器 IC Triple DS3/E3 Single Chip Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS3173N 功能描述:網(wǎng)絡(luò)控制器與處理器 IC Triple DS3/E3 Single Chip Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS3174 功能描述:網(wǎng)絡(luò)控制器與處理器 IC Quad DS3/E3 Single Chip Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS3174+ 功能描述:網(wǎng)絡(luò)控制器與處理器 IC Quad DS3/E3 Single Chip Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray