參數(shù)資料
型號: DS72612RP80FPV
廠商: Renesas Electronics America
文件頁數(shù): 9/226頁
文件大小: 0K
描述: IC SUPERH MPU ROMLESS 176LQFP
產品培訓模塊: CAN Basics Part-1
CAN Basics Part-2
Electromagnetic Noise Reduction Techniques Part 1
標準包裝: 1
系列: SuperH® SH7200
核心處理器: SH-2A
芯體尺寸: 32-位
速度: 80MHz
連通性: EBI/EMI,F(xiàn)IFO,I²C,IEBus,SCI,串行聲控
外圍設備: DMA,POR,PWM,WDT
輸入/輸出數(shù): 104
程序存儲器類型: ROMless
RAM 容量: 32K x 8
電壓 - 電源 (Vcc/Vdd): 3 V ~ 3.6 V
數(shù)據(jù)轉換器: A/D 8x10b; D/A 2x8b
振蕩器型: 外部
工作溫度: -40°C ~ 85°C
封裝/外殼: 176-LQFP
包裝: 托盤
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁當前第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁
127
8006K–AVR–10/10
ATtiny24/44/84
Note:
1. The DI and USCK pins are renamed to Serial Data (SDA) and Serial Clock (SCL) respectively
to avoid confusion between the modes of operation.
Bits 3:2 – USICS1, USICS0: Clock Source Select
These bits set the clock source for the USI Data Register and counter. The data output latch
ensures that the output is changed at the opposite edge of the sampling of the data input
(DI/SDA) when using external clock source (USCK/SCL). When software strobe or
Timer/Counter0 Compare Match clock option is selected, the output latch is transparent and
therefore the output is changed immediately.
Clearing the USICS1:0 bits enables software strobe option. When using this option, writing a
one to the USICLK bit clocks both the USI Data Register and the counter. For external clock
source (USICS1 = 1), the USICLK bit is no longer used as a strobe, but selects between external
clocking and software clocking by the USITC strobe bit.
Table 14-1.
Relationship between USIWM1:0 and USI Operation
USIWM1
USIWM0
Description
00
Outputs, clock hold, and start detector disabled.
Port pins operate as normal.
01
Three-wire mode. Uses DO, DI, and USCK pins.
The Data Output (DO) pin overrides the corresponding bit in the PORTA
register. However, the corresponding DDRA bit still controls the data direction.
When the port pin is set as input the pin pull-up is controlled by the PORTA bit.
The Data Input (DI) and Serial Clock (USCK) pins do not affect the normal port
operation. When operating as master, clock pulses are software generated by
toggling the PORTA register, while the data direction is set to output. The
USITC bit in the USICR Register can be used for this purpose.
10
Two-wire mode. Uses SDA (DI) and SCL (USCK) pins(1).
The Serial Data (SDA) and the Serial Clock (SCL) pins are bi-directional and
use open-collector output drives. The output drivers are enabled by setting the
corresponding bit for SDA and SCL in the DDRA register.
When the output driver is enabled for the SDA pin, the output driver will force the
line SDA low if the output of the
USI Data Register or the corresponding bit in
the PORTA register is zero. Otherwise, the SDA line will not be driven (i.e., it is
released). When the SCL pin output driver is enabled the SCL line will be forced
low if the corresponding bit in the PORTA register is zero, or by the start
detector. Otherwise the SCL line will not be driven.
The SCL line is held low when a start detector detects a start condition and the
output is enabled. Clearing the Start Condition Flag (USISIF) releases the line.
The SDA and SCL pin inputs is not affected by enabling this mode. Pull-ups on
the SDA and SCL port pin are disabled in Two-wire mode.
11
Two-wire mode. Uses SDA and SCL pins.
Same operation as in two-wire mode above, except that the SCL line is also
held low when a counter overflow occurs, and until the Counter Overflow Flag
(USIOIF) is cleared.
相關PDF資料
PDF描述
DS8007-ENG+ IC SMRT CARD READER INTFC 48LQFP
DS8007A-EAG+ IC INTERFACE SMART CARD 48-LQFP
DS8023-RRX+ IC INTERFACE SMART CARD 28-SOIC
DS80C310-ECG IC MCU HI SPEED 25MHZ 44-TQFP
DS80C320-ECL/T&R IC MCU HI SPEED 33MHZ 44-TQFP
相關代理商/技術參數(shù)
參數(shù)描述
DS72613RB120FPV 功能描述:IC SUPERH MPU ROMLESS 176LQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - 微控制器, 系列:SuperH® SH7200 標準包裝:160 系列:S08 核心處理器:S08 芯體尺寸:8-位 速度:40MHz 連通性:I²C,LIN,SCI,SPI 外圍設備:LCD,LVD,POR,PWM,WDT 輸入/輸出數(shù):53 程序存儲器容量:32KB(32K x 8) 程序存儲器類型:閃存 EEPROM 大小:- RAM 容量:1.9K x 8 電壓 - 電源 (Vcc/Vdd):2.7 V ~ 5.5 V 數(shù)據(jù)轉換器:A/D 12x12b 振蕩器型:內部 工作溫度:-40°C ~ 105°C 封裝/外殼:64-LQFP 包裝:托盤
DS72613RP80FPV 功能描述:IC SUPERH MPU ROMLESS 176LQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - 微控制器, 系列:SuperH® SH7200 標準包裝:160 系列:S08 核心處理器:S08 芯體尺寸:8-位 速度:40MHz 連通性:I²C,LIN,SCI,SPI 外圍設備:LCD,LVD,POR,PWM,WDT 輸入/輸出數(shù):53 程序存儲器容量:32KB(32K x 8) 程序存儲器類型:閃存 EEPROM 大小:- RAM 容量:1.9K x 8 電壓 - 電源 (Vcc/Vdd):2.7 V ~ 5.5 V 數(shù)據(jù)轉換器:A/D 12x12b 振蕩器型:內部 工作溫度:-40°C ~ 105°C 封裝/外殼:64-LQFP 包裝:托盤
DS7286-054NR1 WAF 制造商:ON Semiconductor 功能描述:
DS-7308HFI-ST 制造商:Hikvision USA 功能描述:8-Channel Standalone H.264 DVR 制造商:HIKVISION 功能描述:DVR 8 CHANNEL H.264 HDMI 4CIF-30FPS NO HDD
DS7-340SX004N0-N 制造商:Eaton Corporation 功能描述:Softstarter, 2-Phase Control, 4A, 24V AC/DC, DS7 Series 制造商:Eaton Corporation 功能描述:MOTOR STARTER, 3-PHASE, 2HP, 480VAC, 4A; Supply Voltage Range:200VAC to 480VAC; No. of Phases:Three; Power Rating:2hp; Current Rating:4A; Operating Temperature Min:-5C; Operating Temperature Max:40C ;RoHS Compliant: Yes