<nobr id="9oim8"><noframes id="9oim8"><small id="9oim8"></small>
  • <ins id="9oim8"><ul id="9oim8"><input id="9oim8"></input></ul></ins>
  • 參數(shù)資料
    型號(hào): EP20K100EQC240-1
    廠商: Altera
    文件頁(yè)數(shù): 38/117頁(yè)
    文件大?。?/td> 0K
    描述: IC APEX 20KE FPGA 100K 240-PQFP
    產(chǎn)品培訓(xùn)模塊: Three Reasons to Use FPGA's in Industrial Designs
    標(biāo)準(zhǔn)包裝: 24
    系列: APEX-20K®
    LAB/CLB數(shù): 416
    邏輯元件/單元數(shù): 4160
    RAM 位總計(jì): 53248
    輸入/輸出數(shù): 183
    門數(shù): 263000
    電源電壓: 1.71 V ~ 1.89 V
    安裝類型: 表面貼裝
    工作溫度: 0°C ~ 85°C
    封裝/外殼: 240-BFQFP
    供應(yīng)商設(shè)備封裝: 240-PQFP(32x32)
    其它名稱: 544-1863
    EP20K100EQC240-1-ND
    第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)當(dāng)前第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)
    Altera Corporation
    27
    APEX 20K Programmable Logic Device Family Data Sheet
    Figure 14. APEX 20K Macrocell
    For registered functions, each macrocell register can be programmed
    individually to implement D, T, JK, or SR operation with programmable
    clock control. The register can be bypassed for combinatorial operation.
    During design entry, the designer specifies the desired register type; the
    Quartus II software then selects the most efficient register operation for
    each registered function to optimize resource utilization. The Quartus II
    software or other synthesis tools can also select the most efficient register
    operation automatically when synthesizing HDL designs.
    Each programmable register can be clocked by one of two ESB-wide
    clocks. The ESB-wide clocks can be generated from device dedicated clock
    pins, global signals, or local interconnect. Each clock also has an
    associated clock enable, generated from the local interconnect. The clock
    and clock enable signals are related for a particular ESB; any macrocell
    using a clock also uses the associated clock enable.
    If both the rising and falling edges of a clock are used in an ESB, both
    ESB-wide clock signals are used.
    Clock/
    Enable
    Select
    Product-
    Term
    Select
    Matrix
    Parallel Logic
    Expanders
    (From Other
    Macrocells)
    ESB-Wide
    Clears
    ESB-Wide
    Clock Enables
    ESB-Wide
    Clocks
    32 Signals
    from Local
    Interconnect
    Clear
    Select
    ESB
    Output
    Programmable
    Register
    222
    ENA
    D
    CLRN
    Q
    相關(guān)PDF資料
    PDF描述
    A1415A-VQ100I IC FPGA 1500 GATES 100-VQFP
    ACM40DTBI CONN EDGECARD 80POS R/A .156 SLD
    A1415A-VQG100I IC FPGA 1500 GATES 100-VQFP
    A42MX24-PQ160I IC FPGA MX SGL CHIP 36K 160-PQFP
    A42MX24-PQG160I IC FPGA MX SGL CHIP 36K 160-PQFP
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    EP20K100EQC240-1ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
    EP20K100EQC240-1N 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 CPLD - APEX 20K 416 Macro 183 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP20K100EQC240-1X 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 CPLD - APEX 20K 416 Macro 183 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP20K100EQC240-2 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 CPLD - APEX 20K 416 Macro 183 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    EP20K100EQC240-2ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA