參數(shù)資料
型號: ICS93716YF-T
英文描述: Low Cost DDR Phase Lock Loop Clock Driver
中文描述: 低成本的DDR鎖相環(huán)時鐘驅動器
文件頁數(shù): 3/12頁
文件大?。?/td> 89K
代理商: ICS93716YF-T
3
ICS93716
0420E—04/01/03
Byte 0: Output Control
(1= enable, 0 = disable)
T
7
6
5
4
3
2
1
0
I
B
t
B
t
B
t
B
t
B
t
B
t
B
t
B
t
B
#
N
-
I
P
D
W
1
1
1
1
1
1
1
1
P
N
O
I
T
P
I
R
C
S
d
C
d
d
d
d
d
d
E
e
D
v
s
T
K
L
v
s
e
v
s
e
v
s
e
v
s
e
v
s
e
v
s
e
e
R
C
R
R
R
R
R
R
6
1
,
1
3
C
K
L
,
-
-
-
-
-
-
e
e
e
e
e
e
Byte 1: Output Control
(1= enable, 0 = disable)
T
7
6
5
4
3
2
1
0
I
B
t
B
t
B
t
B
t
B
t
B
t
B
t
B
t
B
#
N
-
-
-
-
-
-
-
-
I
P
D
W
1
1
1
1
1
1
1
1
P
N
O
I
T
P
I
R
C
S
E
d
d
d
d
d
d
d
d
D
e
e
e
e
e
e
e
e
v
s
v
s
v
s
v
s
v
s
v
s
v
s
v
s
e
e
e
e
e
e
e
e
R
R
R
R
R
R
R
R
Byte 3: Reserved
(1= enable, 0 = disable)
T
7
6
5
4
3
2
1
0
I
B
t
B
t
B
t
B
t
B
t
B
t
B
t
B
t
B
#
N
-
-
-
-
-
-
-
-
I
P
D
W
1
1
1
1
1
1
1
1
P
N
O
I
T
P
I
R
C
S
E
d
d
d
d
d
d
d
d
D
e
e
e
e
e
e
e
e
v
s
v
s
v
s
v
s
v
s
v
s
v
s
v
s
e
e
e
e
e
e
e
e
R
R
R
R
R
R
R
R
Byte 4: Reserved
(1= enable, 0 = disable)
Byte 2: Reserved
(1= enable, 0 = disable)
T
I
B
N
I
P
7
t
B
-
6
t
B
-
5
t
B
-
4
t
B
-
3
t
B
-
2
t
B
-
1
t
B
-
0
t
B
-
#
D
W
1
1
1
1
1
1
1
1
P
N
O
I
T
P
I
R
C
S
E
d
d
d
d
d
d
d
d
D
e
e
e
e
e
e
e
e
v
s
v
s
v
s
v
s
v
s
v
s
v
s
v
s
e
e
e
e
e
e
e
e
R
R
R
R
R
R
R
R
T
I
B
B
B
B
B
B
B
B
B
#
N
-
-
-
-
-
-
-
-
I
P
D
W
0
0
0
0
0
1
1
0
P
N
O
I
T
)
)
)
)
)
)
)
)
P
I
R
e
N
e
N
e
N
e
N
e
N
e
N
e
N
e
N
C
(
(
(
(
(
(
(
(
S
d
d
d
d
d
d
d
d
E
e
e
e
e
e
e
e
e
D
7
6
5
4
3
2
1
0
v
e
v
e
v
e
v
e
v
e
v
e
v
e
v
e
s
s
s
s
s
s
s
s
e
e
e
e
e
e
e
e
R
R
R
R
R
R
R
R
Byte 5: Reserved
(1= enable, 0 = disable)
Note: Don’t write into this register, writing into this
register can cause malfunction
T
7
6
5
4
3
2
1
0
I
B
t
B
t
B
t
B
t
B
t
B
t
B
t
B
t
B
#
1
5
N
I
P
,
,
D
W
1
1
1
1
1
1
1
1
P
N
O
I
T
P
0
C
C
I
R
K
K
C
L
L
S
C
C
d
d
C
C
d
C
E
D
,
T
,
T
v
s
v
s
T
K
L
T
K
L
v
s
e
T
K
L
C
K
K
L
L
e
e
C
C
R
R
C
C
R
1
-
-
e
e
4
7
1
2
,
1
,
2
2
5
C
C
K
K
L
L
,
,
-
e
5
2
,
2
4
C
K
L
,
相關PDF資料
PDF描述
ICS93716YG-T Low Cost DDR Phase Lock Loop Clock Driver
ICS93718 18-Bit Universal Bus Transceivers With 3-State Outputs 56-SSOP -40 to 85
ICS93718yFT DDR and SDRAM Buffer
ICS93722 Low Cost DDR Phase Lock Loop Zero Delay Buffer
ICS93722YFLFT Low Cost DDR Phase Lock Loop Zero Delay Buffer
相關代理商/技術參數(shù)
參數(shù)描述
ICS93716YG-T 制造商:ICS 制造商全稱:ICS 功能描述:Low Cost DDR Phase Lock Loop Clock Driver
ICS93718 制造商:ICS 制造商全稱:ICS 功能描述:DDR and SDRAM Buffer
ICS93718CFLF 功能描述:IC CLK BUFF 2:12 200MHZ 48-SSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘緩沖器,驅動器 系列:- 標準包裝:1 系列:HiPerClockS™ 類型:扇出緩沖器(分配),多路復用器 電路數(shù):1 比率 - 輸入:輸出:2:18 差分 - 輸入:輸出:是/無 輸入:CML,LVCMOS,LVPECL,LVTTL,SSTL 輸出:LVCMOS,LVTTL 頻率 - 最大:250MHz 電源電壓:2.375 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:32-LQFP 供應商設備封裝:32-TQFP(7x7) 包裝:- 其它名稱:800-1923-6
ICS93718CFLFT 功能描述:IC CLK BUFF 2:12 200MHZ 48-SSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘緩沖器,驅動器 系列:- 標準包裝:1 系列:HiPerClockS™ 類型:扇出緩沖器(分配),多路復用器 電路數(shù):1 比率 - 輸入:輸出:2:18 差分 - 輸入:輸出:是/無 輸入:CML,LVCMOS,LVPECL,LVTTL,SSTL 輸出:LVCMOS,LVTTL 頻率 - 最大:250MHz 電源電壓:2.375 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:32-LQFP 供應商設備封裝:32-TQFP(7x7) 包裝:- 其它名稱:800-1923-6
ICS93718YFT 制造商:ICS 制造商全稱:ICS 功能描述:DDR and SDRAM Buffer