參數(shù)資料
型號(hào): ICS93725YFT
英文描述: DDR and SDRAM Zero Delay Buffer
中文描述: DDR和SDRAM零延遲緩沖器
文件頁(yè)數(shù): 5/8頁(yè)
文件大?。?/td> 66K
代理商: ICS93725YFT
5
ICS93725
0606A—08/01/03
Electrical Characteristics - Input/Supply/Common Output Parameters
SEL_DDR=1 DDR Outputs V
DD
=2.5V
, T
A
=0 - 85°C; (unless otherwise stated)
PARAMETER
SYMBOL
CONDITIONS
100MHz, RL=0
, CL = 0pF
133MHz, RL=0
,
CL = 0pF
200MHz, RL=0
, CL = 0pF
V
DD
=2.5V, V
OUT
=1V
V
DD
=2.5V, V
OUT
=1.2V
V
DD
=2.5V
I
OH
= -12 mA
V
DD
=2.5V
I
OH
= 12 mA
V
DD
= 2.5V
100/133/166/ 200 Mhz
V
I
= GND or V
DD
MIN
TYP
141
188
271
-43
38
MAX
UNITS
mA
mA
mA
mA
mA
Output High Current
Output Low Current
I
OH
I
OL
-18
26
Output differential-pair
Crossing voltage
Input Capacitance
1
1
Guaranteed by design, not 100% tested in production.
C
IN
2
pF
V
OH
1.7
I
DD2.5
Operating Supply Current
2
V
Low-level output voltage
V
OL
0.4
0.6
V
High-level output voltage
1.45
V
V
OC
1.05
1.25
Recommended Operating Condition
SEL_DDR=1 DDR Outputs V
DD
=2.5V
, T
A
=0 - 85°C; (unless otherwise stated)
PARAMETER
SYMBOL
Power Supply Voltage
V
DD2.5
Input High Voltage
V
IH
Input Low Voltage
V
IL
Input Voltage Level
V
IN
CONDITIONS
MIN
2.3
2
TYP
2.5
MAX
2.7
UNITS
V
V
V
V
SEL_DDR, PD# input
SEL_DDR, PD# input
0.8
2.7
0
2.5
1
Guaranteed by design, not 100% tested in production.
相關(guān)PDF資料
PDF描述
ICS93732G-T Low Cost DDR Phase Lock Loop Zero Delay Buffer
ICS93732 Low Cost DDR Phase Lock Loop Zero Delay Buffer
ICS93732FLF-T Low Cost DDR Phase Lock Loop Zero Delay Buffer
ICS93735 DDR Phase Lock Loop Zero Delay Clock Buffer
ICS93735F-T DDR Phase Lock Loop Zero Delay Clock Buffer
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ICS93732 制造商:ICS 制造商全稱:ICS 功能描述:Low Cost DDR Phase Lock Loop Zero Delay Buffer
ICS93732AF 功能描述:IC DDR PLL ZD BUFFER 28-SSOP RoHS:否 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 專用 系列:- 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時(shí)鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時(shí)鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無(wú)/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
ICS93732AFLF 功能描述:IC DDR PLL ZD BUFFER 28-SSOP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 專用 系列:- 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時(shí)鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時(shí)鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無(wú)/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
ICS93732AFLFT 功能描述:IC DDR PLL ZD BUFFER 28-SSOP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 專用 系列:- 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時(shí)鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時(shí)鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無(wú)/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
ICS93732AFT 功能描述:IC DDR PLL ZD BUFFER 28-SSOP RoHS:否 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 專用 系列:- 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時(shí)鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時(shí)鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無(wú)/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件