Specifications ispLSI 3256A 7 USE 3256A-70 FOR NEW DESIGNS Internal Timing Parameters1 Over Reco" />
參數(shù)資料
型號(hào): ISPLSI 3256A-70LQI
廠商: Lattice Semiconductor Corporation
文件頁數(shù): 13/14頁
文件大小: 0K
描述: IC PLD ISP 128I/O 15NS 160PQFP
標(biāo)準(zhǔn)包裝: 24
系列: ispLSI® 3000
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時(shí)間 tpd(1): 15.0ns
電壓電源 - 內(nèi)部: 4.5 V ~ 5.5 V
邏輯元件/邏輯塊數(shù)目: 32
門數(shù): 11000
輸入/輸出數(shù): 128
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 160-BQFP
供應(yīng)商設(shè)備封裝: 160-PQFP(28x28)
包裝: 托盤
其它名稱: ISPLSI3256A-70LQI
Specifications ispLSI 3256A
7
USE
3256A-70
FOR
NEW
DESIGNS
Internal Timing Parameters1
Over Recommended Operating Conditions
tiobp
1. Internal Timing Parameters are not tested and are for reference only.
2. Refer to Timing Model in this data sheet for further details.
3. The XOR adjacent path can only be used by hard macros.
Table 2-0036C/3256A
Inputs
UNITS
-70
MIN.
-50
MIN.
MAX.
DESCRIPTION
#
2
PARAMETER
24 I/O Register Bypass
––
3.3
ns
tiolat
25 I/O Latch Delay
––
15.8
ns
tiosu
26 I/O Register Setup Time before Clock
8.6
ns
tioh
27 I/O Register Hold Time after Clock
-7.0
ns
GRP
tioco
28 I/O Register Clock to Out Delay
––
5.3
ns
tior
29 I/O Register Reset to Out Delay
––
4.9
ns
tgrp
30 GRP Delay
––
4.1
ns
GLB
t4ptbp
31 4 Product Term Bypass Path Delay (Comb.)
––
7.6
ns
t1ptxor
33 1 Product Term/XOR Path Delay
––
8.8
ns
t20ptxor
34 20 Product Term/XOR Path Delay
––
10.1
ns
txoradj
35 XOR Adjacent Path Delay
––
11.1
ns
tgbp
36 GLB Register Bypass Delay
––
0.1
ns
tgsu
37 GLB Register Setup Time before Clock
2.4
ns
tgh
38 GLB Register Hold Time after Clock
8.2
ns
tgco
39 GLB Register Clock to Output Delay
––
2.2
ns
3
tgro
40 GLB Register Reset to Output Delay
––
3.8
ns
tptre
41 GLB Product Term Reset to Register Delay
––
14.2
ns
tptoe
42 GLB Product Term Output Enable to I/O Cell Delay
––
7.3
ns
tptck
43 GLB Product Term Clock Delay
4.3
8.5
ns
ORP
torp
44 ORP Delay
––
3.6
ns
torpbp
45 ORP Bypass Delay
––
1.6
ns
6.2
-5.2
1.8
6.0
2.4
12.4
4.2
3.6
3.0
5.9
6.4
7.4
8.1
0.1
1.8
2.8
10.5
5.4
3.2
6.3
2.7
1.2
-90
MIN. MAX.
5.7
-3.7
1.0
4.8
1.9
10.9
4.2
2.8
2.4
4.8
t4ptbp
32 4 Product Term Bypass Path Delay (Reg.)
––
7.6
ns
5.9
4.8
5.4
6.4
6.9
0.1
1.6
2.6
8.6
4.9
2.8
5.3
2.3
0.9
ALL
DEVICES
DISCONTINUED
相關(guān)PDF資料
PDF描述
ISPLSI 3320-70LQ IC PLD ISP 160I/O 15NS 208PQFP
ISPLSI 5128VE-180LT128 IC PLD ISP 96I/O 5NS 128TQFP
ISPLSI 5256VA-125LQ208 IC PLD ISP 192I/O 7.5NS 208PQFP
ISPLSI 5256VE-165LB272 IC PLD ISP 144I/O 6NS 272BGA
ISPLSI 5384VA-125LB388 IC PLD ISP 288I/O 7.5NS 388BGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ispLSI3256A-70LQI 功能描述:CPLD - 復(fù)雜可編程邏輯器件 USE ispMACH 4000V RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI3256A-90LQ 制造商:Lattice Semiconductor Corporation 功能描述:
ISPLSI3256E100LB320 制造商:LATTICE 功能描述:*
ispLSI3256E-100LB320 功能描述:CPLD - 復(fù)雜可編程邏輯器件 USE ispMACH 4000V RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI3256E-70LB320 制造商:Rochester Electronics LLC 功能描述: 制造商:Lattice Semiconductor Corporation 功能描述: