Advance Information
MC68HC08AS20
—
Rev. 4.1
20
Freescale Semiconductor
Figure
9-8
9-9
9-10
9-11
9-12
9-13
9-14
9-15
9-16
9-17
9-18
Title
Page
Interrupt Processing. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .129
Hardware Interrupt Recovery Timing . . . . . . . . . . . . . . . . .130
Interrupt Recognition Example. . . . . . . . . . . . . . . . . . . . . .131
Wait Mode Entry Timing. . . . . . . . . . . . . . . . . . . . . . . . . . .133
Wait Recovery from Interrupt or Break. . . . . . . . . . . . . . . .134
Wait Recovery from Internal Reset . . . . . . . . . . . . . . . . . .134
Stop Mode Entry Timing. . . . . . . . . . . . . . . . . . . . . . . . . . .135
Stop Mode Recovery from Interrupt or Break. . . . . . . . . . .135
SIM Break Status Register (SBSR) . . . . . . . . . . . . . . . . . .136
SIM Reset Status Register (SRSR) . . . . . . . . . . . . . . . . . .138
SIM Break Flag Control Register (SBFCR) . . . . . . . . . . . .139
10-1
10-2
LVI Module Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . .142
LVI Status Register (LVISR). . . . . . . . . . . . . . . . . . . . . . . .143
11-1
11-2
11-3
11-4
Break Module Block Diagram. . . . . . . . . . . . . . . . . . . . . . .149
Break Status and Control Register (BRKSCR) . . . . . . . . .151
Break Address Register (BRKH) . . . . . . . . . . . . . . . . . . . .152
Break Address Register (BRKL). . . . . . . . . . . . . . . . . . . . .152
12-1
12-2
12-3
12-4
12-5
Monitor Mode Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . .155
Monitor Data Format . . . . . . . . . . . . . . . . . . . . . . . . . . . . .157
Sample Monitor Waveforms. . . . . . . . . . . . . . . . . . . . . . . .157
Read Transaction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .158
Break Transaction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .158
13-1
13-2
COP Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .164
COP Control Register (COPCTL). . . . . . . . . . . . . . . . . . . .167
14-1
14-2
14-3
IRQ Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .170
IRQ Interrupt Flowchart . . . . . . . . . . . . . . . . . . . . . . . . . . .172
IRQ Status and Control Register (ISCR) . . . . . . . . . . . . . .175
15-1
15-2
15-3
15-4
15-5
15-6
15-7
15-8
Port A Data Register (PTA) . . . . . . . . . . . . . . . . . . . . . . . .180
Data Direction Register A (DDRA) . . . . . . . . . . . . . . . . . . .181
Port A I/O Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .181
Port B Data Register (PTB) . . . . . . . . . . . . . . . . . . . . . . . .183
Data Direction Register B (DDRB) . . . . . . . . . . . . . . . . . . .184
Port B I/O Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .184
Port C Data Register (PTC) . . . . . . . . . . . . . . . . . . . . . . . .186
Data Direction Register C (DDRC). . . . . . . . . . . . . . . . . . .187