List of Figures
Technical Data
MC68HC11P2 — Rev 1.0
List of Figures
10-4
10-5
10-6
11-1
11-2
12-1
12-2
12-3
12-4
12-5
12-6
12-7
12-8
12-9
12-10 SPI master timing (CPHA = 1) . . . . . . . . . . . . . . . . . . . . . . . .243
12-11 SPI slave timing (CPHA = 0) . . . . . . . . . . . . . . . . . . . . . . . . .244
12-12 SPI slave timing (CPHA = 1) . . . . . . . . . . . . . . . . . . . . . . . . .244
12-13 Expansion bus timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .246
13-1
84-pin PLCC/CERQUAD pinout . . . . . . . . . . . . . . . . . . . . . . .248
13-2
84-pin PLCC mechanical dimensions. . . . . . . . . . . . . . . . . . .249
13-3
84-pin CERQUAD mechanical dimensions . . . . . . . . . . . . . .250
Interrupt priority resolution (2 of 3) . . . . . . . . . . . . . . . . . . . . .209
Interrupt priority resolution (3 of 3) . . . . . . . . . . . . . . . . . . . . .210
Interrupt source resolution within the SCI subsystem. . . . . . .211
Programming model . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .214
Stacking operations . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .216
Test methods . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .234
Timer inputs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .237
Reset timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .238
Interrupt timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .238
STOP recovery timing. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .239
WAIT recovery timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .239
Port read timing diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . .240
Port write timing diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . .240
SPI master timing (CPHA = 0) . . . . . . . . . . . . . . . . . . . . . . . .243
F
Freescale Semiconductor, Inc.
For More Information On This Product,
Go to: www.freescale.com
n
.