參數(shù)資料
型號(hào): MC9S08DV16CLCR
廠商: Freescale Semiconductor
文件頁(yè)數(shù): 37/414頁(yè)
文件大?。?/td> 0K
描述: MCU 8BIT 16K FLASH 32-LQFP
標(biāo)準(zhǔn)包裝: 2,000
系列: S08
核心處理器: S08
芯體尺寸: 8-位
速度: 40MHz
連通性: CAN,I²C,LIN,SCI,SPI
外圍設(shè)備: LVD,POR,PWM,WDT
輸入/輸出數(shù): 25
程序存儲(chǔ)器容量: 16KB(16K x 8)
程序存儲(chǔ)器類型: 閃存
RAM 容量: 1K x 8
電壓 - 電源 (Vcc/Vdd): 2.7 V ~ 5.5 V
數(shù)據(jù)轉(zhuǎn)換器: A/D 10x12b
振蕩器型: 外部
工作溫度: -40°C ~ 85°C
封裝/外殼: 32-LQFP
包裝: 帶卷 (TR)
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)當(dāng)前第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)第271頁(yè)第272頁(yè)第273頁(yè)第274頁(yè)第275頁(yè)第276頁(yè)第277頁(yè)第278頁(yè)第279頁(yè)第280頁(yè)第281頁(yè)第282頁(yè)第283頁(yè)第284頁(yè)第285頁(yè)第286頁(yè)第287頁(yè)第288頁(yè)第289頁(yè)第290頁(yè)第291頁(yè)第292頁(yè)第293頁(yè)第294頁(yè)第295頁(yè)第296頁(yè)第297頁(yè)第298頁(yè)第299頁(yè)第300頁(yè)第301頁(yè)第302頁(yè)第303頁(yè)第304頁(yè)第305頁(yè)第306頁(yè)第307頁(yè)第308頁(yè)第309頁(yè)第310頁(yè)第311頁(yè)第312頁(yè)第313頁(yè)第314頁(yè)第315頁(yè)第316頁(yè)第317頁(yè)第318頁(yè)第319頁(yè)第320頁(yè)第321頁(yè)第322頁(yè)第323頁(yè)第324頁(yè)第325頁(yè)第326頁(yè)第327頁(yè)第328頁(yè)第329頁(yè)第330頁(yè)第331頁(yè)第332頁(yè)第333頁(yè)第334頁(yè)第335頁(yè)第336頁(yè)第337頁(yè)第338頁(yè)第339頁(yè)第340頁(yè)第341頁(yè)第342頁(yè)第343頁(yè)第344頁(yè)第345頁(yè)第346頁(yè)第347頁(yè)第348頁(yè)第349頁(yè)第350頁(yè)第351頁(yè)第352頁(yè)第353頁(yè)第354頁(yè)第355頁(yè)第356頁(yè)第357頁(yè)第358頁(yè)第359頁(yè)第360頁(yè)第361頁(yè)第362頁(yè)第363頁(yè)第364頁(yè)第365頁(yè)第366頁(yè)第367頁(yè)第368頁(yè)第369頁(yè)第370頁(yè)第371頁(yè)第372頁(yè)第373頁(yè)第374頁(yè)第375頁(yè)第376頁(yè)第377頁(yè)第378頁(yè)第379頁(yè)第380頁(yè)第381頁(yè)第382頁(yè)第383頁(yè)第384頁(yè)第385頁(yè)第386頁(yè)第387頁(yè)第388頁(yè)第389頁(yè)第390頁(yè)第391頁(yè)第392頁(yè)第393頁(yè)第394頁(yè)第395頁(yè)第396頁(yè)第397頁(yè)第398頁(yè)第399頁(yè)第400頁(yè)第401頁(yè)第402頁(yè)第403頁(yè)第404頁(yè)第405頁(yè)第406頁(yè)第407頁(yè)第408頁(yè)第409頁(yè)第410頁(yè)第411頁(yè)第412頁(yè)第413頁(yè)第414頁(yè)
Chapter 7 Central Processor Unit (S08CPUV3)
MC9S08DV60 Series Data Sheet, Rev 3
Freescale Semiconductor
131
Table 7-3. Opcode Map (Sheet 1 of 2)
Bit-Manipulation
Branch
Read-Modify-Write
Control
Register/Memory
00
5
BRSET0
3
DIR
10
5
BSET0
2
DIR
20
3
BRA
2
REL
30
5
NEG
2
DIR
40
1
NEGA
1
INH
50
1
NEGX
1
INH
60
5
NEG
2
IX1
70
4
NEG
1IX
80
9
RTI
1
INH
90
3
BGE
2
REL
A0
2
SUB
2
IMM
B0
3
SUB
2
DIR
C0
4
SUB
3
EXT
D0
4
SUB
3
IX2
E0
3
SUB
2IX1
F0
3
SUB
1IX
01
5
BRCLR0
3
DIR
11
5
BCLR0
2
DIR
21
3
BRN
2
REL
31
5
CBEQ
3
DIR
41
4
CBEQA
3
IMM
51
4
CBEQX
3IMM
61
5
CBEQ
3
IX1+
71
5
CBEQ
2
IX+
81
6
RTS
1
INH
91
3
BLT
2
REL
A1
2
CMP
2
IMM
B1
3
CMP
2
DIR
C1
4
CMP
3
EXT
D1
4
CMP
3
IX2
E1
3
CMP
2IX1
F1
3
CMP
1IX
02
5
BRSET1
3
DIR
12
5
BSET1
2
DIR
22
3
BHI
2
REL
32
5
LDHX
3
EXT
42
5
MUL
1
INH
52
6
DIV
1
INH
62
1
NSA
1
INH
72
1
DAA
1
INH
82
5+
BGND
1
INH
92
3
BGT
2
REL
A2
2
SBC
2
IMM
B2
3
SBC
2
DIR
C2
4
SBC
3
EXT
D2
4
SBC
3
IX2
E2
3
SBC
2IX1
F2
3
SBC
1IX
03
5
BRCLR1
3
DIR
13
5
BCLR1
2
DIR
23
3
BLS
2
REL
33
5
COM
2
DIR
43
1
COMA
1
INH
53
1
COMX
1
INH
63
5
COM
2
IX1
73
4
COM
1IX
83
11
SWI
1
INH
93
3
BLE
2
REL
A3
2
CPX
2
IMM
B3
3
CPX
2
DIR
C3
4
CPX
3
EXT
D3
4
CPX
3
IX2
E3
3
CPX
2IX1
F3
3
CPX
1IX
04
5
BRSET2
3
DIR
14
5
BSET2
2
DIR
24
3
BCC
2
REL
34
5
LSR
2
DIR
44
1
LSRA
1
INH
54
1
LSRX
1
INH
64
5
LSR
2
IX1
74
4
LSR
1IX
84
1
TAP
1
INH
94
2
TXS
1
INH
A4
2
AND
2
IMM
B4
3
AND
2
DIR
C4
4
AND
3
EXT
D4
4
AND
3
IX2
E4
3
AND
2IX1
F4
3
AND
1IX
05
5
BRCLR2
3
DIR
15
5
BCLR2
2
DIR
25
3
BCS
2
REL
35
4
STHX
2
DIR
45
3
LDHX
3
IMM
55
4
LDHX
2
DIR
65
3
CPHX
3IMM
75
5
CPHX
2
DIR
85
1
TPA
1
INH
95
2
TSX
1
INH
A5
2
BIT
2
IMM
B5
3
BIT
2
DIR
C5
4
BIT
3
EXT
D5
4
BIT
3
IX2
E5
3
BIT
2IX1
F5
3
BIT
1IX
06
5
BRSET3
3
DIR
16
5
BSET3
2
DIR
26
3
BNE
2
REL
36
5
ROR
2
DIR
46
1
RORA
1
INH
56
1
RORX
1
INH
66
5
ROR
2
IX1
76
4
ROR
1IX
86
3
PULA
1
INH
96
5
STHX
3
EXT
A6
2
LDA
2
IMM
B6
3
LDA
2
DIR
C6
4
LDA
3
EXT
D6
4
LDA
3
IX2
E6
3
LDA
2IX1
F6
3
LDA
1IX
07
5
BRCLR3
3
DIR
17
5
BCLR3
2
DIR
27
3
BEQ
2
REL
37
5
ASR
2
DIR
47
1
ASRA
1
INH
57
1
ASRX
1
INH
67
5
ASR
2
IX1
77
4
ASR
1IX
87
2
PSHA
1
INH
97
1
TAX
1
INH
A7
2
AIS
2
IMM
B7
3
STA
2
DIR
C7
4
STA
3
EXT
D7
4
STA
3
IX2
E7
3
STA
2IX1
F7
2
STA
1IX
08
5
BRSET4
3
DIR
18
5
BSET4
2
DIR
28
3
BHCC
2
REL
38
5
LSL
2
DIR
48
1
LSLA
1
INH
58
1
LSLX
1
INH
68
5
LSL
2
IX1
78
4
LSL
1IX
88
3
PULX
1
INH
98
1
CLC
1
INH
A8
2
EOR
2
IMM
B8
3
EOR
2
DIR
C8
4
EOR
3
EXT
D8
4
EOR
3
IX2
E8
3
EOR
2IX1
F8
3
EOR
1IX
09
5
BRCLR4
3
DIR
19
5
BCLR4
2
DIR
29
3
BHCS
2
REL
39
5
ROL
2
DIR
49
1
ROLA
1
INH
59
1
ROLX
1
INH
69
5
ROL
2
IX1
79
4
ROL
1IX
89
2
PSHX
1
INH
99
1
SEC
1
INH
A9
2
ADC
2
IMM
B9
3
ADC
2
DIR
C9
4
ADC
3
EXT
D9
4
ADC
3
IX2
E9
3
ADC
2IX1
F9
3
ADC
1IX
0A
5
BRSET5
3
DIR
1A
5
BSET5
2
DIR
2A
3
BPL
2
REL
3A
5
DEC
2
DIR
4A
1
DECA
1
INH
5A
1
DECX
1
INH
6A
5
DEC
2
IX1
7A
4
DEC
1IX
8A
3
PULH
1
INH
9A
1
CLI
1
INH
AA
2
ORA
2
IMM
BA
3
ORA
2
DIR
CA
4
ORA
3
EXT
DA
4
ORA
3
IX2
EA
3
ORA
2IX1
FA
3
ORA
1IX
0B
5
BRCLR5
3
DIR
1B
5
BCLR5
2
DIR
2B
3
BMI
2
REL
3B
7
DBNZ
3
DIR
4B
4
DBNZA
2
INH
5B
4
DBNZX
2
INH
6B
7
DBNZ
3
IX1
7B
6
DBNZ
2IX
8B
2
PSHH
1
INH
9B
1
SEI
1
INH
AB
2
ADD
2
IMM
BB
3
ADD
2
DIR
CB
4
ADD
3
EXT
DB
4
ADD
3
IX2
EB
3
ADD
2IX1
FB
3
ADD
1IX
0C
5
BRSET6
3
DIR
1C
5
BSET6
2
DIR
2C
3
BMC
2
REL
3C
5
INC
2
DIR
4C
1
INCA
1
INH
5C
1
INCX
1
INH
6C
5
INC
2
IX1
7C
4
INC
1IX
8C
1
CLRH
1
INH
9C
1
RSP
1
INH
BC
3
JMP
2
DIR
CC
4
JMP
3
EXT
DC
4
JMP
3
IX2
EC
3
JMP
2IX1
FC
3
JMP
1IX
0D
5
BRCLR6
3
DIR
1D
5
BCLR6
2
DIR
2D
3
BMS
2
REL
3D
4
TST
2
DIR
4D
1
TSTA
1
INH
5D
1
TSTX
1
INH
6D
4
TST
2
IX1
7D
3
TST
1IX
9D
1
NOP
1
INH
AD
5
BSR
2
REL
BD
5
JSR
2
DIR
CD
6
JSR
3
EXT
DD
6
JSR
3
IX2
ED
5
JSR
2IX1
FD
5
JSR
1IX
0E
5
BRSET7
3
DIR
1E
5
BSET7
2
DIR
2E
3
BIL
2
REL
3E
6
CPHX
3
EXT
4E
5
MOV
3DD
5E
5
MOV
2
DIX+
6E
4
MOV
3IMD
7E
5
MOV
2
IX+D
8E
2+
STOP
1
INH
9E
Page 2
AE
2
LDX
2
IMM
BE
3
LDX
2
DIR
CE
4
LDX
3
EXT
DE
4
LDX
3
IX2
EE
3
LDX
2IX1
FE
3
LDX
1IX
0F
5
BRCLR7
3
DIR
1F
5
BCLR7
2
DIR
2F
3
BIH
2
REL
3F
5
CLR
2
DIR
4F
1
CLRA
1
INH
5F
1
CLRX
1
INH
6F
5
CLR
2
IX1
7F
4
CLR
1IX
8F
2+
WAIT
1
INH
9F
1
TXA
1
INH
AF
2
AIX
2
IMM
BF
3
STX
2
DIR
CF
4
STX
3
EXT
DF
4
STX
3
IX2
EF
3
STX
2IX1
FF
2
STX
1IX
INH
Inherent
REL
Relative
SP1
Stack Pointer, 8-Bit Offset
IMM
Immediate
IX
Indexed, No Offset
SP2
Stack Pointer, 16-Bit Offset
DIR
Direct
IX1
Indexed, 8-Bit Offset
IX+
Indexed, No Offset with
EXT
Extended
IX2
Indexed, 16-Bit Offset
Post Increment
DD
DIR to DIR
IMD
IMM to DIR
IX1+
Indexed, 1-Byte Offset with
IX+D
IX+ to DIR
DIX+
DIR to IX+
Post Increment
Opcode in
Hexadecimal
Number of Bytes
F0
3
SUB
1IX
HCS08 Cycles
Instruction Mnemonic
Addressing Mode
相關(guān)PDF資料
PDF描述
MC9S08DV16AVLC MCU 8BIT 16K FLASH 32-LQFP
MC9S08DN16CLC IC MCU 16K FLASH 1K RAM 32LQFP
MC9S08DZ32VLC MCU 8BIT 32K FLASH 32-LQFP
MC9S08DZ32AVLC MCU 8BIT 32K FLASH EE 32-LQFP
C8051F582-IQ IC 8051 MCU 128K FLASH 32-QFP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MC9S08DV16CLF 功能描述:8位微控制器 -MCU 60K FLASH 4K RAM RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
MC9S08DV16F1CLC 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:HCS08 Microcontrollers
MC9S08DV16F1CLF 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:HCS08 Microcontrollers
MC9S08DV16F1CLH 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:HCS08 Microcontrollers
MC9S08DV16F1MLC 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:HCS08 Microcontrollers