參數(shù)資料
型號: MCIMX31LCVMN4DR2
廠商: Freescale Semiconductor
文件頁數(shù): 34/108頁
文件大?。?/td> 0K
描述: IC MPU I.MX31L AUTO 473MAPBGA
標(biāo)準(zhǔn)包裝: 750
系列: i.MX31
核心處理器: ARM11
芯體尺寸: 32-位
速度: 400MHz
連通性: 1 線,ATA,EBI/EMI,F(xiàn)IR,I²C,MMC/SD,PCMCIA,SIM,SPI,SSI,UART/USART,USB,USB OTG
外圍設(shè)備: DMA,LCD,POR,PWM,WDT
程序存儲器類型: ROMless
RAM 容量: 16K x 8
電壓 - 電源 (Vcc/Vdd): 1.22 V ~ 3.3 V
振蕩器型: 外部
工作溫度: -40°C ~ 85°C
封裝/外殼: 473-LFBGA
包裝: 帶卷 (TR)
Electrical Characteristics
MCIMX31C/MCIMX31LC Technical Data, Rev. 4.3
Freescale Semiconductor
31
4.3.8
DPLL Electrical Specifications
The three PLL’s of the MCIMX31C (MCU, USB, and Serial PLL) are all based on same DPLL design.
The characteristics provided herein apply to all of them, except where noted explicitly. The PLL
characteristics are provided based on measurements done for both sources—external clock source (CKIH),
and FPM (Frequency Pre-Multiplier) source.
4.3.8.1
Electrical Specifications
Table 28 lists the DPLL specification.
Table 27. CSPI Interface Timing Parameters
ID
Parameter
Symbol
Min
Max
Units
CS1
SCLK Cycle Time
tclk
60
ns
CS2
SCLK High or Low Time
tSW
30
ns
CS3
SCLK Rise or Fall
tRISE/FALL
—7.6
ns
CS4
SSx pulse width
tCSLH
25
ns
CS5
SSx Lead Time (CS setup time)
tSCS
25
ns
CS6
SSx Lag Time (CS hold time)
tHCS
25
ns
CS7
Data Out Setup Time
tSmosi
5—
ns
CS8
Data Out Hold Time
tHmosi
5—
ns
CS9
Data In Setup Time
tSmiso
6—
ns
CS10
Data In Hold Time
tHmiso
5—
ns
CS11
SPI_RDY Setup Time1
1 SPI_RDY is sampled internally by ipg_clk and is asynchronous to all other CSPI signals.
tSRDY
——
ns
Table 28. DPLL Specifications
Parameter
Min
Typ
Max
Unit
Comments
CKIH frequency
15
261
752
MHz
CKIL frequency
(Frequency Pre-multiplier (FPM) enable mode)
32; 32.768, 38.4
kHz FPM lock time
≈ 480 s.
Predivision factor (PD bits)
1
16
PLL reference frequency range after Predivider
15
35
MHz 15
≤ CKIH frequency/PD ≤ 35 MHz
15
≤ FPM output/PD ≤ 35 MHz
PLL output frequency range:
MPLL and SPLL
UPLL
52
190
400
240
MHz
Maximum allowed reference clock phase noise.
± 100 ps
Frequency lock time
(FOL mode or non-integer MF)
398
Cycles of divided reference clock.
相關(guān)PDF資料
PDF描述
MCIMX31LCVMN4CR2 IC MPU MAP I.MX31L 473-MAPBGA
MCIMX31LCVMN4D IC MPU I.MX31L AUTO 473MAPBGA
MCIMX31LCVMN4C IC MPU MAP I.MX31L 473-MAPBGA
VE-J5B-IX-S CONVERTER MOD DC/DC 95V 75W
VI-JNF-IX-S CONVERTER MOD DC/DC 72V 75W
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MCIMX31LDVKN5D 功能描述:處理器 - 專門應(yīng)用 2.0.1 CONSUMER LITE RoHS:否 制造商:Freescale Semiconductor 類型:Multimedia Applications 核心:ARM Cortex A9 處理器系列:i.MX6 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:1 GHz 指令/數(shù)據(jù)緩存: 數(shù)據(jù) RAM 大小:128 KB 數(shù)據(jù) ROM 大小: 工作電源電壓: 最大工作溫度:+ 95 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:MAPBGA-432
MCIMX31LDVKN5DR2 功能描述:處理器 - 專門應(yīng)用 2.0.1 CONSUMER LITE RoHS:否 制造商:Freescale Semiconductor 類型:Multimedia Applications 核心:ARM Cortex A9 處理器系列:i.MX6 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:1 GHz 指令/數(shù)據(jù)緩存: 數(shù)據(jù) RAM 大小:128 KB 數(shù)據(jù) ROM 大小: 工作電源電壓: 最大工作溫度:+ 95 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:MAPBGA-432
MCIMX31LDVMN5D 功能描述:處理器 - 專門應(yīng)用 2.0.1 CONSUMER LITE RoHS:否 制造商:Freescale Semiconductor 類型:Multimedia Applications 核心:ARM Cortex A9 處理器系列:i.MX6 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:1 GHz 指令/數(shù)據(jù)緩存: 數(shù)據(jù) RAM 大小:128 KB 數(shù)據(jù) ROM 大小: 工作電源電壓: 最大工作溫度:+ 95 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:MAPBGA-432
MCIMX31LDVMN5DR2 功能描述:處理器 - 專門應(yīng)用 2.0.1 CONSUMER LITE RoHS:否 制造商:Freescale Semiconductor 類型:Multimedia Applications 核心:ARM Cortex A9 處理器系列:i.MX6 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:1 GHz 指令/數(shù)據(jù)緩存: 數(shù)據(jù) RAM 大小:128 KB 數(shù)據(jù) ROM 大小: 工作電源電壓: 最大工作溫度:+ 95 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:MAPBGA-432
MCIMX31LITEKIT 制造商:Freescale Semiconductor 功能描述:I.MX31 LITE KIT 制造商:Rochester Electronics LLC 功能描述: 制造商:Freescale Semiconductor 功能描述:EVAL BOARD FOR 1.MX31 MPV 制造商:Freescale Semiconductor 功能描述:MX31 Lite Kit: High-performance application development kit, Silicon Manufacture