
FALC
56
PEF 2256 H/E
List of Figures
Page
User’s Manual
Hardware Description
12
DS1.1, 2003-10-23
Figure 85
Figure 86
Figure 87
Figure 88
Figure 89
Figure 90
Figure 91
Figure 92
Figure 93
Figure 94
Figure 95
Figure 96
Figure 97
Figure 98
Figure 99
Figure 100
Figure 101
Figure 102
Figure 103
Figure 104
Figure 105
Figure 106
Figure 107
Figure 108
Figure 109
Figure 110
Figure 111
Figure 112
Figure 113
Figure 114
Figure 115
Figure 116
Figure 117
MCLK Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 469
JTAG Boundary Scan Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 470
Reset Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 471
Intel Non-Multiplexed Address Timing . . . . . . . . . . . . . . . . . . . . . . . . 471
Intel Multiplexed Address Timing. . . . . . . . . . . . . . . . . . . . . . . . . . . . 472
Intel Read Cycle Timing. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 472
Intel Write Cycle Timing. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 473
Motorola Read Cycle Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 475
Motorola Write Cycle Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 475
Digital Line Interface Receive Timing . . . . . . . . . . . . . . . . . . . . . . . . 477
Digital Line Interface Transmit Timing . . . . . . . . . . . . . . . . . . . . . . . . 477
RCLK and RFSP Output Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . 480
SCLKR/SCLKX Input Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 481
Receive System Interface Marker Timing . . . . . . . . . . . . . . . . . . . . . 482
SYPR and SYPX Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 483
Transmit System Interface Marker Timing. . . . . . . . . . . . . . . . . . . . . 485
XDI and XSIG Timing. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 486
TCLK Input Timing. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 487
XCLK Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 488
SEC Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 489
FSC Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 490
SYNC Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 491
E1 Pulse Shape at Transmitter Output . . . . . . . . . . . . . . . . . . . . . . . 492
DCIM Clock Pulse Shape at Transmitter Output . . . . . . . . . . . . . . . . 493
T1 Pulse Shape at the Cross Connect Point . . . . . . . . . . . . . . . . . . . 494
Thermal Behavior of Package . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 495
Input/Output Waveforms for AC Testing . . . . . . . . . . . . . . . . . . . . . . 496
Device Configuration for Power Supply Testing . . . . . . . . . . . . . . . . 497
P-MQFP-80-1(Plastic Metric Quad Flat Package). . . . . . . . . . . . . . . 499
P-LBGA-81-1(Plastic Ball Grid Array Package). . . . . . . . . . . . . . . . . 500
Protection Circuitry Examples . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 501
Master Clock Frequency Calculator. . . . . . . . . . . . . . . . . . . . . . . . . . 503
External Line Frontend Calculator . . . . . . . . . . . . . . . . . . . . . . . . . . . 504