1. 參數(shù)資料
      型號(hào): PSD403A1-12LI
      英文描述: Field-Programmable Peripheral
      中文描述: 現(xiàn)場(chǎng)可編程外圍
      文件頁(yè)數(shù): 97/123頁(yè)
      文件大?。?/td> 657K
      代理商: PSD403A1-12LI
      第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)當(dāng)前第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)
      PSD4XX Famly
      94
      -20
      -25
      ZPLD_TURBO
      OFF
      Symbol
      Parameter
      Conditions
      Min
      Max
      Min
      Max
      Unit
      t
      LVDV
      ALE Access Time from
      Power Down
      170
      250
      Add 20
      ns
      t
      LVDV1
      ALE or CSI Access Time
      from Sleep
      200
      250
      0
      ns
      t
      LVDV2
      ZPLD Propagation Delay
      in Sleep Mode
      600
      900
      0
      ns
      t
      LVDV3
      ZPLD Recovery Time after
      Sleep Mode
      250
      400
      0
      ns
      t
      CHCL
      APD Clock High Time
      Using PE7
      16
      27
      0
      ns
      t
      CLCH
      APD Clock Low Time
      Using PE7
      16
      27
      0
      ns
      f
      MAX
      APD Maximum Frequency
      Using PE7
      20.00
      18.52
      0
      MHz
      t
      1
      RESET Active Low Time
      300
      400
      0
      ns
      t
      2
      RESET High to
      Operational Device
      300
      400
      0
      ns
      Power Down and Reset Timng
      (3.0 V ± 10%)
      Microcontroller Interface – AC/DC Parameters
      (3.0 V ± 10%)
      相關(guān)PDF資料
      PDF描述
      PSD403A1-12U 60V 100kRad Hi-Rel Single N-Channel TID Hardened MOSFET in a SMD-2 package; Similar to IRHLNA77064 with Optional Total Dose Rating of 300kRads
      PSD403A1-12UI 30V 100kRad Hi-Rel Single N-Channel TID Hardened MOSFET in a TO-254AA package; Similar to IRHMB57Z60 with optional Total Dose Rating of 300kRads
      PSD403A1-15J 30V 100kRad Hi-Rel Single N-Channel TID Hardened MOSFET in a TO-254AA package; A IRHMB57Z60 with Standard Packaging
      PSD403A1-15JI Field-Programmable Peripheral
      PSD403A1-15LI Field-Programmable Peripheral
      相關(guān)代理商/技術(shù)參數(shù)
      參數(shù)描述
      PSD403A1-12U 制造商:未知廠家 制造商全稱(chēng):未知廠家 功能描述:Field-Programmable Peripheral
      PSD403A1-12UI 制造商:未知廠家 制造商全稱(chēng):未知廠家 功能描述:Field-Programmable Peripheral
      PSD403A1-15J 制造商:未知廠家 制造商全稱(chēng):未知廠家 功能描述:Field-Programmable Peripheral
      PSD403A1-15JI 制造商:未知廠家 制造商全稱(chēng):未知廠家 功能描述:Field-Programmable Peripheral
      PSD403A1-15LI 制造商:未知廠家 制造商全稱(chēng):未知廠家 功能描述:Field-Programmable Peripheral