vi
310 TAS3103 3D Effects Processing Block
39
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
311 Biquad Filter Structure and Coefficient Subaddress Format
310
. . . . . . . . . . . .
312 Bass and Treble Filter Selections
312
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
313 Bass and Treble Application Example—Subaddress Parameters
314
. . . . . . .
314 I2C Bass/Treble Activity Monitor Procedure
316
. . . . . . . . . . . . . . . . . . . . . . . . .
315 Soft Volume and Loudness Compensation Block Diagram
318
. . . . . . . . . . . . .
316 Detailed Block Diagram—Soft Volume and Loudness Compensation
325
. . .
317 Delay Line Memory Implementation
327
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
318 Maximum Delay Line Lengths
328
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
319 DRC Positioning in TAS3103 Processing Flow
329
. . . . . . . . . . . . . . . . . . . . . . .
320 Dynamic Range Compression (DRC) Transfer Function Structure
330
. . . . . .
332
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
322 DRC Input Word Structure for 0-dB Channel Processing Gain
336
. . . . . . . . .
323 DRC Transfer Curve—Example 1
338
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
324 DRC Transfer Curve—Example 2
340
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
325 DRC Transfer Curve—Example 3
342
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
326 DRC Transfer Curve—Example 4
344
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
327 Spectrum Analyzer/VU Meter Block Diagram
346
. . . . . . . . . . . . . . . . . . . . . . . .
328 Logarithmic Number Conversions—Spectrum Analyzer/VU Meter
347
. . . . . .
329 Dither Data Block Diagram
349
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
330 Dither Data Magnitude (Gain = 1.0)
351
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
331 Triangular Dither Statistics
352
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
332 Triangular Dither Statistics
353
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
333 Processing Node to Serial Output Port Topology
355
. . . . . . . . . . . . . . . . . . . . .
334 Output Crossbar Mixer Topology
356
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
41 Master Clock Signals Timing Waveforms
43
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
42 Control Signals Timing Waveforms
44
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
43 Serial Audio Port Slave Mode Timing Waveforms
45
. . . . . . . . . . . . . . . . . . . . . .
44 TAS3100 Serial Audio Port Master Mode Timing Waveforms
46
. . . . . . . . . . . . .
45 I2C SCL and SDA Timing Waveforms
48
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
46 I2C Start and Stop Conditions Timing Waveforms
48
. . . . . . . . . . . . . . . . . . . . . .