參數(shù)資料
型號(hào): XC3S1000-4FGG320C
廠商: Xilinx Inc
文件頁(yè)數(shù): 53/272頁(yè)
文件大小: 0K
描述: SPARTAN-3A FPGA 1M STD 320-FBGA
產(chǎn)品培訓(xùn)模塊: Extended Spartan 3A FPGA Family
標(biāo)準(zhǔn)包裝: 84
系列: Spartan®-3
LAB/CLB數(shù): 1920
邏輯元件/單元數(shù): 17280
RAM 位總計(jì): 442368
輸入/輸出數(shù): 221
門(mén)數(shù): 1000000
電源電壓: 1.14 V ~ 1.26 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 320-BGA
供應(yīng)商設(shè)備封裝: 320-FBGA(19x19)
配用: 122-1502-ND - KIT STARTER SPARTAN-3 PCI-E
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)當(dāng)前第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)第271頁(yè)第272頁(yè)
Spartan-3 FPGA Family: Pinout Descriptions
DS099 (v3.1) June 27, 2013
Product Specification
146
TQ144 Footprint
X-Ref Target - Figure 46
Figure 46: TQ144 Package Footprint (Top View). Note pin 1 indicator in top-left corner and logo orientation.
51
I/O: Unrestricted, general-purpose user I/O
12
DUAL: Configuration pin, then possible
user I/O
12
VREF: User I/O or input voltage reference for
bank
14
DCI: User I/O or reference resistor input for
bank
8
GCLK: User I/O or global clock buffer
input
12
VCCO: Output voltage supply for bank
7
CONFIG: Dedicated configuration pins
4
JTAG: Dedicated JTAG port pins
4
VCCINT: Internal core voltage supply (+1.2V)
0
N.C.: No unconnected pins in this package
16
GND: Ground
4
VCCAUX: Auxiliary voltage supply (+2.5V)
IO
TD
I
PROG_
B
HS
W
AP_EN
IO
_L01N_0/
VRP_
0
IO
_L01P_0/
VRN_
0
GN
D
VCCO_TOP
IO
_L27N_0
GN
D
IO
_L27P_0
VCCAUX
VCCINT
IO
_L30N_0
IO
_L30P_0
IO
_L31N_0
IO
_L31P_0/
VREF_0
IO
_L32N_0
/G
C
LK
7
IO
_L32P_0
/G
C
LK
6
VCCO_TOP
IO
_L32N_1
/G
C
LK
5
IO
_L32P_1
/G
C
LK
4
IO
_L31N_1/
VREF_1
IO
_L31P_1
VCCINT
VCCAUX
IO
_L28N_
1
IO
_L28P_
1
GN
D
IO
VCCO_TOP
GN
D
IO
_L01N_1/
VRP_
1
IO
_L01P_1/
VRN_
1
TM
S
TC
K
TD
O
144
143
142
141
140
139
138
137
136
135
134
133
132
131
130
129
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
IO_L01P_7/VRN_7
1
108
IO_L01N_2/VRP_2
IO_L01N_7/VRP_7
2
107
IO_L01P_2/VRN_2
VCCO_LEFT
3
X
106
VCCO_RIGHT
IO/VREF_7
4
105
IO_L20N_2
IO_L20P_7
5
104
IO_L20P_2
IO_L20N_7
6
103
IO_L21N_2
IO_L21P_7
7
102
IO_L21P_2
IO_L21N_7
8
101
GND
GN D
9
100
IO_L22N_2
IO_L22P_7
10
99
IO_L22P_2
IO_L22N_7
11
98
IO_L23N_2/VREF_2
IO_L23P_7
12
97
IO_L23P_2
IO_L23N_7
13
96
IO_L24N_2
IO_L24P_7
14
95
IO_L24P_2
IO_L24N_7
15
94
GND
GN D
16
93
IO_L40N_2
IO_L40P_7
17
92
IO_L40P_2/VREF_2
IO_L40N_7/VREF_7
18
91
VCCO_RIGHT
VCCO_LEFT
19
90
IO_L40N_3/VREF_3
IO_L40P_6/VREF_6
20
8
9
IO_L40P_3
IO_L40N_6
21
88
GND
GN D
22
8
7
IO_L24N_3
IO_L24P_6
23
8
6
IO_L24P_3
IO_L24N_6/VREF_6
24
8
5
IO_L23N_3
IO_L23P_6
25
8
4
IO_L23P_3/VREF_3
IO_L23N_6
26
8
3
IO_L22N_3
IO_L22P_6
27
8
2
IO_L22P_3
IO_L22N_6
28
81
GND
GN D
29
8
0
IO_L21N_3
IO_L21P_6
30
79
IO_L21P_3
IO_L21N_6
31
78
IO_L20N_3
IO_L20P_6
32
77
IO_L20P_3
IO_L20N_6
33
76
IO
VCCO_LEFT
34
75
VCCO_RIGHT
IO_L01P_6/VRN_6
35
74
IO_L01N_3/VRP_3
IO_L01N_6/VRP_6
36
73
IO_L01P_3/VRN_3
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
M1
M0
M2
IO
_L01P_5/
CS_B
_L01N_5/
RD
W
R_
B
GN
D
VCCO_BOTTOM
IO/VREF_
5
GN
D
IO
_L28P_5/
D7
IO
_L28N_5/
D6
VCCAUX
VCCINT
IO
_L31P_5/
D5
IO
_L31N_5/
D4
IO
_L32P_5
/G
C
LK
2
IO
_L32N_5
/G
C
LK
3
VCCO_BOTTO
M
IO
_L32P_4
/G
C
LK
0
IO
_L32N_4
/G
C
LK
1
IO_L31P_4/DOUT/BUSY
IO
_L31N_4
/INIT
_
B
IO
_L30P_4/
D3
IO
_L30N_4/
D2
VCCINT
VCCAUX
IO
_L27P_4/
D1
GN
D
IO
_L27N_4/
DIN/D0
VCCO_BOTTO
M
GN
D
IO
_L01P_4/
VRN_
4
IO
_L01N_4/
VRP_
4
IO/VREF_
4
DONE
CCL
K
Bank 5
(no DCI)
Bank
3
Bank
2
VCCO for
Top Edge
VCCO
for
Right
Edge
VCCO for Bottom Edge
Bank 0
Bank 1
Bank
7
Bank 4
Bank
6
VCCO
for
Left
Edge
DS099-4_08_121103
相關(guān)PDF資料
PDF描述
EMC65DRYS CONN EDGECARD 130PS DIP .100 SLD
93C76C-E/ST IC EEPROM 8KBIT 3MHZ 8TSSOP
AMC31DRYI CONN EDGECARD 62POS .100 DIP SLD
93C76C-E/MS IC EEPROM 8KBIT 3MHZ 8MSOP
RSM44DRAI CONN EDGECARD 88POS R/A .156 SLD
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XC3S1000-4FGG320I 功能描述:IC SPARTAN-3A FPGA 1M 320-FBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:Spartan®-3 標(biāo)準(zhǔn)包裝:40 系列:Spartan® 6 LX LAB/CLB數(shù):3411 邏輯元件/單元數(shù):43661 RAM 位總計(jì):2138112 輸入/輸出數(shù):358 門(mén)數(shù):- 電源電壓:1.14 V ~ 1.26 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:676-BGA 供應(yīng)商設(shè)備封裝:676-FBGA(27x27)
XC3S1000-4FGG456C 功能描述:IC SPARTAN-3 FPGA 1M 456-FBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:Spartan®-3 標(biāo)準(zhǔn)包裝:60 系列:XP LAB/CLB數(shù):- 邏輯元件/單元數(shù):10000 RAM 位總計(jì):221184 輸入/輸出數(shù):244 門(mén)數(shù):- 電源電壓:1.71 V ~ 3.465 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:388-BBGA 供應(yīng)商設(shè)備封裝:388-FPBGA(23x23) 其它名稱:220-1241
XC3S1000-4FGG456C4124 制造商:Xilinx 功能描述:
XC3S1000-4FGG456I 功能描述:SPARTAN-3A FPGA 1M STD 456-FBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:Spartan®-3 標(biāo)準(zhǔn)包裝:40 系列:Spartan® 6 LX LAB/CLB數(shù):3411 邏輯元件/單元數(shù):43661 RAM 位總計(jì):2138112 輸入/輸出數(shù):358 門(mén)數(shù):- 電源電壓:1.14 V ~ 1.26 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:676-BGA 供應(yīng)商設(shè)備封裝:676-FBGA(27x27)
XC3S1000-4FGG676C 功能描述:IC SPARTAN-3 FPGA 1M 676-FBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:Spartan®-3 標(biāo)準(zhǔn)包裝:40 系列:Spartan® 6 LX LAB/CLB數(shù):3411 邏輯元件/單元數(shù):43661 RAM 位總計(jì):2138112 輸入/輸出數(shù):358 門(mén)數(shù):- 電源電壓:1.14 V ~ 1.26 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:676-BGA 供應(yīng)商設(shè)備封裝:676-FBGA(27x27)