參數(shù)資料
型號(hào): XCV812E-7BG560C
廠商: Xilinx Inc
文件頁(yè)數(shù): 12/118頁(yè)
文件大小: 0K
描述: IC FPGA 1.8V C-TEMP 560-MBGA
產(chǎn)品變化通告: FPGA Family Discontinuation 18/Apr/2011
標(biāo)準(zhǔn)包裝: 1
系列: Virtex®-E EM
LAB/CLB數(shù): 4704
邏輯元件/單元數(shù): 21168
RAM 位總計(jì): 1146880
輸入/輸出數(shù): 404
門數(shù): 254016
電源電壓: 1.71 V ~ 1.89 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 560-LBGA,金屬
供應(yīng)商設(shè)備封裝: 560-MBGA(42.5x42.5)
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)當(dāng)前第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)
Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
DS025-4 (v3.0) March 21, 2014
Module 4 of 4
33
R
— OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
6
IO_L232P_Y
AA6
6
IO_L233N
Y6
6
IO_L233P
Y4
6
IO_L235N
Y3
6
IO_L235P
Y2
6
IO_VREF_L236N_Y
Y5
6
IO_L236P_Y
W5
6
IO_L237N_YY
W4
6
IO_L237P_YY
W6
6
IO_L238N
V6
6
IO_L238P
W2
6
IO_L239N
U9
6
IO_L239P
V4
6
IO_VREF_L240N_YY
AB2
6
IO_L240P_YY
T8
6
IO_L241N_YY
U5
6
IO_L241P_YY
W1
6
IO_L242N_Y
Y1
6
IO_L242P_Y
T9
6
IO_L243N
T7
6
IO_L243P
U3
6
IO_VREF_L244N
T5
6
IO_L244P
V2
6
IO_L246N
T4
6
IO_L246P
U2
6
IO_L247N
T1
7IO
D1
7IO
E3
7IO
J4
7IO
J6
7IO
K10
7IO
L3
7IO
M7
Table 5:
FG900 Fine-Pitch BGA Package — XCV812E
Bank
Description
Pin
7IO
N8
7IO
R5
7
IO_L247P
R10
7
IO_L249N
R8
7
IO_L249P
R4
7
IO_L250N
R7
7
IO_L250P
R3
7
IO_L251N
P10
7
IO_VREF_L251P
P6
7
IO_L252N
P5
7
IO_L252P
P2
7
IO_L253N_Y
P7
7
IO_L253P_Y
P4
7
IO_L254N_YY
N4
7
IO_L254P_YY
R2
7
IO_L255N_YY
N7
7
IO_VREF_L255P_YY
P1
7
IO_L256N
M6
7
IO_L256P
N6
7
IO_L257N
N5
7
IO_L257P
N1
7
IO_L258N_YY
M4
7
IO_L258P_YY
M5
7
IO_L259N_Y
M2
7
IO_VREF_L259P_Y
M1
7
IO_L260N
L4
7
IO_L260P
L2
7
IO_L262N
L1
7
IO_L262P
M8
7
IO_L263N_Y
K2
7
IO_L263P_Y
M9
7
IO_L265N_YY
K5
7
IO_L265P_YY
K1
7
IO_L266N_YY
L6
Table 5:
FG900 Fine-Pitch BGA Package — XCV812E
Bank
Description
Pin
相關(guān)PDF資料
PDF描述
AMM36DRUH CONN EDGECARD 72POS .156 DIP SLD
FMM28DSEN-S243 CONN EDGECARD 56POS .156 EYELET
XC5VLX110-2FF1760C IC FPGA VIRTEX-5 110K 1760FBGA
XC5VLX110-2FF1153C IC FPGA VIRTEX-5 110K 1153FBGA
XC6VLX240T-1FFG1156I IC FPGA VIRTEX 6 241K 1156FFGBGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XCV812E-7BG560I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV812E-7BG676C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV812E-7BG676I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV812E-7BG900C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV812E-7BG900I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays