參數(shù)資料
型號: AD9547BCPZ-REEL7
廠商: Analog Devices Inc
文件頁數(shù): 62/104頁
文件大小: 0K
描述: IC CLOCK GEN/SYNCHRONIZR 64LFCSP
產(chǎn)品變化通告: AD9547 Mask Change 20/Oct/2010
標準包裝: 750
類型: 時鐘/頻率發(fā)生器,同步器
PLL:
主要目的: 以太網(wǎng),SONET/SDH,Stratum
輸入: CMOS,LVDS,LVPECL
輸出: CMOS,LVDS,LVPECL
電路數(shù): 1
比率 - 輸入:輸出: 2:2
差分 - 輸入:輸出: 是/是
頻率 - 最大: 750kHz
電源電壓: 1.71 V ~ 3.465 V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 64-VFQFN 裸露焊盤,CSP
供應商設備封裝: 64-LFCSP-VQ(9x9)
包裝: 帶卷 (TR)
AD9547
Data Sheet
Rev. E | Page 60 of 104
Addr
Name
D7
D6
D5
D4
D3
D2
D1
D0
Def
DPLL
0x0300
C
Free-running
frequency
tuning word
Free-running frequency tuning word[47:0]
0x00
0x0301
C
0x00
0x0302
C
0x00
0x0303
C
0x00
0x0304
C
0x00
0x0305
C
0x00
0x0306
A, C
Update TW
Unused
Update TW
0x00
0x0307
C
Pull-in range
lower limit
Pull-in range lower limit[23:0]
0x00
0x0308
C
0x00
0x0309
C
0x00
0x030A
C
Pull-in range
upper limit
Pull-in range upper limit[23:0]
0xFF
0x030B
C
0xFF
0x030C
C
0xFF
0x030D
C
Open-loop
phase offset
Open-loop phase offset word[15:0]
0x00
0x030E
C
0x00
0x030F
C
Fixed closed-
loop phase
lock offset
Fixed phase lock offset[39:0] (in ps; signed)
0x00
0x0310
C
0x00
0x0311
C
0x00
0x0312
C
0x00
0x0313
C
0x00
0x0314
C
Incremental
closed-loop
phase lock
offset step size
Incremental phase lock offset step size[15:0] (in ps/step)
0xE8
0x0315
C
0x03
0x0316
C
Phase slew
rate limit
Phase slew rate limit[15:0] (in ns/sec)
0x00
0x0317
C
0x00
0x0318
C
History
accumulation
timer
History accumulation timer[23:0] (in ms)
0x30
0x0319
C
0x75
0x031A
C
0x00
0x031B
C
History mode
Unused
Single
sample
fallback
Persistent
history
Incremental average[2:0]
0x00
Clock distribution output configuration
0x0400
S
Distribution
settings
Unused
External
distribution
resistor
Receiver
mode
Unused
OUT1
power-
down
OUT0
power-
down
0x0C
0x0401
S
Distribution
enable
Unused
OUT1
enable
OUT0
enable
0x00
0x0402
S
Distribution
synchronizatio
n
Unused
Sync source[1:0]
Unused
OUT1
sync mask
OUT0
sync mask
0x00
0x0403
C
Automatic
synchronizatio
n
Unused
Automatic sync mode[1:0]
0x00
0x0404
S
Distribution
channel
modes
Unused
OUT0
CMOS
phase invert
OUT0
polarity
invert
OUT0
drive
strength
OUT0 mode
0x03
0x0405
S
Unused
OUT1
CMOS
phase invert
OUT1
polarity
invert
OUT1
drive
strength
OUT1 mode
0x03
0x0406
S
Unused
0x03
0x0407
S
0x03
0x0408
S
Distribution
channel
divider, Q0
Q0[23:0]
0x00
0x0409
S
0x00
0x040A
S
0x00
0x040B
S
Unused
Q0[29:24]
0x00
0x040C
S
Distribution
channel
divider, Q1
Q1[23:0]
0x00
0x040D
S
0x00
0x040E
S
0x00
0x040F
S
Unused
Q1[29:24]
0x00
相關PDF資料
PDF描述
AD9548BCPZ-REEL7 IC CLOCK GEN/SYNCHRONIZR 88LFCSP
AD9549ABCPZ-REEL7 IC CLOCK GEN/SYNCHRONIZR 64LFCSP
AD9550BCPZ-REEL7 IC INTEGER-N TRANSLATOR 32-LFCSP
AD9551BCPZ IC CLOCK GEN MULTISERV 40-LFCSP
AD9552BCPZ-REEL7 IC PLL CLOCK GEN LP 32LFCSP
相關代理商/技術(shù)參數(shù)
參數(shù)描述
AD9548 制造商:AD 制造商全稱:Analog Devices 功能描述:Quad/Octal Input Network Clock Generator/Synchronizer
AD9548/PCBZ 功能描述:BOARD EVAL FOR AD9548 RoHS:是 類別:編程器,開發(fā)系統(tǒng) >> 評估演示板和套件 系列:- 標準包裝:1 系列:PSoC® 主要目的:電源管理,熱管理 嵌入式:- 已用 IC / 零件:- 主要屬性:- 次要屬性:- 已供物品:板,CD,電源
AD9548/PCBZ 制造商:Analog Devices 功能描述:Clock Generator Evaluation Board
AD9548BCPZ 功能描述:IC CLOCK GEN/SYNCHRONIZR 88LFCSP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:- 標準包裝:1 系列:- 類型:時鐘/頻率發(fā)生器,多路復用器 PLL:是 主要目的:存儲器,RDRAM 輸入:晶體 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:1:2 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應商設備封裝:16-TSSOP 包裝:Digi-Reel® 其它名稱:296-6719-6
AD9548BCPZ-REEL7 功能描述:IC CLOCK GEN/SYNCHRONIZR 88LFCSP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:- 標準包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應商設備封裝:64-TSSOP 包裝:管件