參數(shù)資料
型號: ADSP-TS201SABPZ050
廠商: Analog Devices Inc
文件頁數(shù): 18/48頁
文件大?。?/td> 0K
描述: IC PROCESSOR 500MHZ 576BGA
標準包裝: 1
系列: TigerSHARC®
類型: 定點/浮點
接口: 主機接口,連接端口,多處理器
時鐘速率: 500MHz
非易失內(nèi)存: 外部
芯片上RAM: 3MB
電壓 - 輸入/輸出: 2.50V
電壓 - 核心: 1.05V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 576-BBGA 裸露焊盤
供應商設備封裝: 576-BGA-ED(25x25)
包裝: 托盤
配用: ADZS-TS201S-EZLITE-ND - KIT LITE EVAL FOR ADSP-TS201S
ADSP-TS201S
Rev. C
|
Page 25 of 48
|
December 2006
Table 23. Reference Clocks—System Clock (SCLK) Cycle Time
Parameter
Description
SCLKRAT = 4
×, 6×, 8×, 10×, 12× SCLKRAT = 5×, 7×
Unit
Min
Max
Min
Max
tSCLK
1, 2, 3
System Clock Cycle Time
8
50
8
50
ns
tSCLKH
System Clock Cycle High Time
0.40 × tSCLK
0.60 × tSCLK
0.45 × tSCLK
0.55 × tSCLK
ns
tSCLKL
System Clock Cycle Low Time
0.40 × tSCLK
0.60 × tSCLK
0.45 × tSCLK
0.55 × tSCLK
ns
tSCLKF
System Clock Transition Time—Falling Edge4
—1.5
1.5
ns
tSCLKR
System Clock Transition Time—Rising Edge
1.5
1.5
ns
tSCLKJ
5, 6
System Clock Jitter Tolerance
500
500
ps
1 For more information, see Table 3 on Page 12.
3 The value of (tSCLK / SCLKRAT2-0) must not violate the specification for tCCLK.
4 System clock transition times apply to minimum SCLK cycle time (tSCLK) only.
5 Actual input jitter should be combined with ac specifications for accurate timing analysis.
6 Jitter specification is maximum peak-to-peak time interval error (TIE) jitter.
Figure 10. Reference Clocks—System Clock (SCLK) Cycle Time
Table 24. Reference Clocks—JTAG Test Clock (TCK) Cycle Time
Parameter
Description
Min
Max
Unit
tTCK
Test Clock (JTAG) Cycle Time
Greater of 30 or tCCLK × 4
ns
tTCKH
Test Clock (JTAG) Cycle High Time
12
ns
tTCKL
Test Clock (JTAG) Cycle Low Time
12
ns
Figure 11. Reference Clocks—JTAG Test Clock (TCK) Cycle Time
SCLK
tSCLK
tSCLKH
tSCLKL
tSCLKJ
tSCLKF
tSCLKR
TCK
tTCK
tTCKH
tTCKL
相關PDF資料
PDF描述
TAJY475M050RNJ CAP TANT 4.7UF 50V 20% 2917
VE-B33-CY-S CONVERTER MOD DC/DC 24V 50W
ESC05DRTF CONN EDGECARD 10POS DIP .100 SLD
ADSP-TS101SAB2-000 IC DSP CONTROLLER 6MBIT 484 BGA
DS1631U+T&R IC THERMOMETER DIG HI-PREC 8MSOP
相關代理商/技術參數(shù)
參數(shù)描述
ADSP-TS201SABPZ060 功能描述:IC PROCESSOR 600MHZ 576BGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - DSP(數(shù)字式信號處理器) 系列:TigerSHARC® 標準包裝:40 系列:TMS320DM64x, DaVinci™ 類型:定點 接口:I²C,McASP,McBSP 時鐘速率:400MHz 非易失內(nèi)存:外部 芯片上RAM:160kB 電壓 - 輸入/輸出:3.30V 電壓 - 核心:1.20V 工作溫度:0°C ~ 90°C 安裝類型:表面貼裝 封裝/外殼:548-BBGA,F(xiàn)CBGA 供應商設備封裝:548-FCBGA(27x27) 包裝:托盤 配用:TMDSDMK642-0E-ND - DEVELPER KIT W/NTSC CAMERA296-23038-ND - DSP STARTER KIT FOR TMS320C6416296-23059-ND - FLASHBURN PORTING KIT296-23058-ND - EVAL MODULE FOR DM642TMDSDMK642-ND - DEVELOPER KIT W/NTSC CAMERA
ADSP-TS201SBBPZ050 功能描述:IC PROCESSOR 500MHZ 575BGA 制造商:analog devices inc. 系列:TigerSHARC? 包裝:托盤 零件狀態(tài):上次購買時間 類型:定點/浮點 接口:主機接口,連接端口,多處理器 時鐘速率:500MHz 非易失性存儲器:外部 片載 RAM:3MB 電壓 - I/O:2.50V 電壓 - 內(nèi)核:1.05V 工作溫度:-40°C ~ 85°C(TC) 安裝類型:表面貼裝 封裝/外殼:576-BBGA 裸露焊盤 供應商器件封裝:576-BGA-ED(25x25) 標準包裝:1
ADSP-TS201SWBP-050 制造商:Analog Devices 功能描述:DSP Floating-Point 32-Bit 500MHz 500MIPS 576-Pin BGA
ADSP-TS201SYBP-050 功能描述:IC PROCESSOR 500MHZ 576-SBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - DSP(數(shù)字式信號處理器) 系列:TigerSHARC® 標準包裝:2 系列:StarCore 類型:SC140 內(nèi)核 接口:DSI,以太網(wǎng),RS-232 時鐘速率:400MHz 非易失內(nèi)存:外部 芯片上RAM:1.436MB 電壓 - 輸入/輸出:3.30V 電壓 - 核心:1.20V 工作溫度:-40°C ~ 105°C 安裝類型:表面貼裝 封裝/外殼:431-BFBGA,F(xiàn)CBGA 供應商設備封裝:431-FCPBGA(20x20) 包裝:托盤
ADSP-TS201SYBPZ050 功能描述:IC PROCESSOR 500MHZ 576-SBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - DSP(數(shù)字式信號處理器) 系列:TigerSHARC® 標準包裝:40 系列:TMS320DM64x, DaVinci™ 類型:定點 接口:I²C,McASP,McBSP 時鐘速率:400MHz 非易失內(nèi)存:外部 芯片上RAM:160kB 電壓 - 輸入/輸出:3.30V 電壓 - 核心:1.20V 工作溫度:0°C ~ 90°C 安裝類型:表面貼裝 封裝/外殼:548-BBGA,F(xiàn)CBGA 供應商設備封裝:548-FCBGA(27x27) 包裝:托盤 配用:TMDSDMK642-0E-ND - DEVELPER KIT W/NTSC CAMERA296-23038-ND - DSP STARTER KIT FOR TMS320C6416296-23059-ND - FLASHBURN PORTING KIT296-23058-ND - EVAL MODULE FOR DM642TMDSDMK642-ND - DEVELOPER KIT W/NTSC CAMERA