DOCUMENT CHANGE
參數(shù)資料
型號(hào): C8051F920-GM
廠商: Silicon Laboratories Inc
文件頁(yè)數(shù): 255/330頁(yè)
文件大?。?/td> 0K
描述: IC 8051 MCU 32K FLASH 32-QFN
產(chǎn)品培訓(xùn)模塊: C8051F9xx Lower Power MCUs
Serial Communication Overview
視頻文件: Designing for Low Power Operation
特色產(chǎn)品: C8051F91x/0x MCU Series Development Kit
標(biāo)準(zhǔn)包裝: 73
系列: C8051F9xx
核心處理器: 8051
芯體尺寸: 8-位
速度: 25MHz
連通性: SMBus(2 線/I²C),SPI,UART/USART
外圍設(shè)備: 欠壓檢測(cè)/復(fù)位,POR,PWM,溫度傳感器,WDT
輸入/輸出數(shù): 24
程序存儲(chǔ)器容量: 32KB(32K x 8)
程序存儲(chǔ)器類(lèi)型: 閃存
RAM 容量: 4.25K x 8
電壓 - 電源 (Vcc/Vdd): 0.9 V ~ 3.6 V
數(shù)據(jù)轉(zhuǎn)換器: A/D 23x10b
振蕩器型: 內(nèi)部
工作溫度: -40°C ~ 85°C
封裝/外殼: 32-VFQFN 裸露焊盤(pán)
包裝: 托盤(pán)
產(chǎn)品目錄頁(yè)面: 625 (CN2011-ZH PDF)
配用: 336-1473-ND - KIT DEV C8051F920,F921,F930,F931
其它名稱: 336-1470
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)當(dāng)前第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)第271頁(yè)第272頁(yè)第273頁(yè)第274頁(yè)第275頁(yè)第276頁(yè)第277頁(yè)第278頁(yè)第279頁(yè)第280頁(yè)第281頁(yè)第282頁(yè)第283頁(yè)第284頁(yè)第285頁(yè)第286頁(yè)第287頁(yè)第288頁(yè)第289頁(yè)第290頁(yè)第291頁(yè)第292頁(yè)第293頁(yè)第294頁(yè)第295頁(yè)第296頁(yè)第297頁(yè)第298頁(yè)第299頁(yè)第300頁(yè)第301頁(yè)第302頁(yè)第303頁(yè)第304頁(yè)第305頁(yè)第306頁(yè)第307頁(yè)第308頁(yè)第309頁(yè)第310頁(yè)第311頁(yè)第312頁(yè)第313頁(yè)第314頁(yè)第315頁(yè)第316頁(yè)第317頁(yè)第318頁(yè)第319頁(yè)第320頁(yè)第321頁(yè)第322頁(yè)第323頁(yè)第324頁(yè)第325頁(yè)第326頁(yè)第327頁(yè)第328頁(yè)第329頁(yè)第330頁(yè)
C8051F93x-C8051F92x
328
Rev. 1.4
DOCUMENT CHANGE LIST
Revision 1.0 to Revision 1.1
On front page, clarified that the SmaRTClock oscillator has an internal self-oscillate mode.
Updated block diagrams in system overview.
Updated mechanical package drawings for all three packages.
Added a new Absolute Maximum Rating specification for maximum total current through all Port pins.
Added additional data points for Sleep Mode current.
ADC0 Maximum SAR Clock frequency and Minimum Settling Time specifications updated. Also update
the turn-on time specification for the internal high speed VREF.
Updated Port I/O, Reset, IREF0, Comparator, and dc-dc converter specification tables.
Expanded note in ADC Data Register indicating that ADC0H:ADC0L should not be written when the
SYNC bit is set to 1.
Updated Figure 5.8 to correct order of operations in the temperature sensor transfer function equation.
Updated text which referred to the address as A[15:0]. The 12-bit address should be A[11:0].
Added a note to the FLSCL register description describing the need for a dummy 3-byte MOV
instruction following any operation that clears the BYPASS bit. Also updated the FLWR register
description indicating that writes to FLWR have no effect on system operation.
In the Flash chapter, added a note which says that 8-bit MOVX instructions cannot be used to erase or write
to Flash memory at addresses higher than 0x00FF.
Updated chapter text and figures in the power management chapter.
Added a note to the CRC0CN register description describing the need for a dummy 3-byte MOV
instruction following any operation that initiates an automatic CRC operation.
Updated dc-dc converter diagram to properly show parasitic inductance.
Removed the requirement that the output voltage has to be at least 0.2 V higher than the input voltage.
Added several clarifications to the dc-dc converter chapter text.
Updated the CLKSEL register description.
In Table 19.1, changed the high end of the crystal frequency range to 25 MHz.
Globally changed “smaRTClock” to “SmaRTClock”.
Updated the RTC0PIN register description.
Updated recommend instruction timing for accessing indirect SmaRTClock registers. Polling ‘BUSY’ to
wait for data transfer is no longer required as long as the recommended instruction timing is followed.
Updated recommended crystal characteristics / operating conditions.
Added information on how to perform SmaRTClock oscillation robustness test.
Updated Port I/O Cell Diagram.
Corrected description of XBR0, bit 0. Also made minor updates to Port I/O chapter text.
Emphasized that port match is not available on P1.6 and P1.7 for ‘F931/’F921 devices.
Added a note to refer to the C8051F930 Errata when using the SMBus Hardware Acknowledge
Feature.
Updated text which refers to Timer 3, but references bits in the Timer 2 control register.
Updated text in PCA0 chapter related to the watchdog timer. The watchdog timer uses PCA module 5.
Re-formatted the PCA0CPMn register description to fit on a single page.
Revision 1.1 to Revision 1.2
Removed references to AN338.
相關(guān)PDF資料
PDF描述
USB-A-S-S-B-TH-R USB TYPE A BLACK SNGL T/H
LPC1224FBD48/101,1 MCU 32BIT 32K FLASH 4K 48-LQFP
USB-A-S-S-B-TH USB TYPE A BLACK SNGL T/H
MUSB-05-S-AB-SM-A-TR CONN USB F 5 POS 0.8MM SOLDER
C8051F236-GQ IC 8051 MCU 8K FLASH 48TQFP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
C8051F920-GMR 功能描述:8位微控制器 -MCU 32KB 10ADC MCU LEAD FREE RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
C8051F920-GQ 功能描述:8位微控制器 -MCU 32KB 10ADC MCU LEAD FREE RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
C8051F920-GQR 功能描述:8位微控制器 -MCU 32KB 10ADC MCU LEAD FREE RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
C8051F921 制造商:SILABS 制造商全稱:SILABS 功能描述:25 MIPS, 8 kB Flash, Ultra Low Power, Capacitive Sensing MCU
C8051F921-F-GM 制造商:Silicon Laboratories Inc 功能描述:32KB,10ADC,24PIN MCU - Rail/Tube 制造商:Silicon Laboratories Inc 功能描述:MCU 32KB FLASH 10BIT ADC 24QFN