<strike id="4jmap"><i id="4jmap"></i></strike>
  • <li id="4jmap"><tr id="4jmap"><sub id="4jmap"></sub></tr></li>
    • <rp id="4jmap"><kbd id="4jmap"><s id="4jmap"></s></kbd></rp>
      <var id="4jmap"><label id="4jmap"></label></var>
      <rp id="4jmap"><tr id="4jmap"><div id="4jmap"></div></tr></rp>
    • <dfn id="4jmap"><tbody id="4jmap"><dfn id="4jmap"></dfn></tbody></dfn>
      參數(shù)資料
      型號: C8051F920-GM
      廠商: Silicon Laboratories Inc
      文件頁數(shù): 63/330頁
      文件大?。?/td> 0K
      描述: IC 8051 MCU 32K FLASH 32-QFN
      產(chǎn)品培訓(xùn)模塊: C8051F9xx Lower Power MCUs
      Serial Communication Overview
      視頻文件: Designing for Low Power Operation
      特色產(chǎn)品: C8051F91x/0x MCU Series Development Kit
      標(biāo)準(zhǔn)包裝: 73
      系列: C8051F9xx
      核心處理器: 8051
      芯體尺寸: 8-位
      速度: 25MHz
      連通性: SMBus(2 線/I²C),SPI,UART/USART
      外圍設(shè)備: 欠壓檢測/復(fù)位,POR,PWM,溫度傳感器,WDT
      輸入/輸出數(shù): 24
      程序存儲(chǔ)器容量: 32KB(32K x 8)
      程序存儲(chǔ)器類型: 閃存
      RAM 容量: 4.25K x 8
      電壓 - 電源 (Vcc/Vdd): 0.9 V ~ 3.6 V
      數(shù)據(jù)轉(zhuǎn)換器: A/D 23x10b
      振蕩器型: 內(nèi)部
      工作溫度: -40°C ~ 85°C
      封裝/外殼: 32-VFQFN 裸露焊盤
      包裝: 托盤
      產(chǎn)品目錄頁面: 625 (CN2011-ZH PDF)
      配用: 336-1473-ND - KIT DEV C8051F920,F921,F930,F931
      其它名稱: 336-1470
      第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁當(dāng)前第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁
      Rev. 1.4
      155
      C8051F93x-C8051F92x
      13.6. Minimizing Flash Read Current
      The Flash memory in the C8051F93x-C8051F92x devices is responsible for a substantial portion of the
      total digital supply current when the device is executing code. Below are suggestions to minimize Flash
      read current.
      1. Use idle, suspend, or sleep modes while waiting for an interrupt, rather than polling the inter-
      rupt flag. Idle mode is particularly well-suited for use in implementing short pauses, since the
      wake-up time is no more than three system clock cycles. See the Power Management chapter
      for details on the various low-power operating modes.
      2. C8051F93x-C8051F92x devices have a one-shot timer that saves power when operating at
      system clock frequencies of 10 MHz or less. The one-shot timer generates a minimum-dura-
      tion enable signal for the Flash sense amps on each clock cycle in which the Flash memory is
      accessed. This allows the Flash to remain in a low power state for the remainder of the long
      clock cycle.
      At clock frequencies above 10 MHz, the system clock cycle becomes short enough that the
      one-shot timer no longer provides a power benefit. Disabling the one-shot timer at higher fre-
      quencies reduces power consumption. The one-shot is enabled by default, and it can be dis-
      abled (bypassed) by setting the BYPASS bit (FLSCL.6) to logic 1. To re-enable the one-shot,
      clear the BYPASS bit to logic 0. See the note in SFR Definition 13.3. FLSCL: Flash Scale for
      more information on how to properly clear the BYPASS bit.
      3. Flash read current depends on the number of address lines that toggle between sequential
      Flash read operations. In most cases, the difference in power is relatively small (on the order
      of 5%).
      The Flash memory is organized in rows. Each row in the C8051F9xx Flash contains 128
      bytes. A substantial current increase can be detected when the read address jumps from one
      row in the Flash memory to another. Consider a 3-cycle loop (e.g., SJMP $, or while(1);) which
      straddles a 128-byte Flash row boundary. The Flash address jumps from one row to another
      on two of every three clock cycles. This can result in a current increase of up 30% when com-
      pared to the same 3-cycle loop contained entirely within a single row.
      To minimize the power consumption of small loops, it is best to locate them within a single row,
      if possible. To check if a loop is contained within a Flash row, divide the starting address of the
      first instruction in the loop by 128. If the remainder (result of modulo operation) plus the length
      of the loop is less than 127, then the loop fits inside a single Flash row. Otherwise, the loop will
      be straddling two adjacent Flash rows. If a loop executes in 20 or more clock cycles, then the
      transitions from one row to another will occur on relatively few clock cycles, and any resulting
      increase in operating current will be negligible.
      Note:
      Future 16 and 8 kB derivatives in this product family will use a Flash memory that is organized in rows of 64
      bytes each. To maintain code compatibility across the entire family, it is best to locate small loops within a single
      64-byte segment.
      相關(guān)PDF資料
      PDF描述
      USB-A-S-S-B-TH-R USB TYPE A BLACK SNGL T/H
      LPC1224FBD48/101,1 MCU 32BIT 32K FLASH 4K 48-LQFP
      USB-A-S-S-B-TH USB TYPE A BLACK SNGL T/H
      MUSB-05-S-AB-SM-A-TR CONN USB F 5 POS 0.8MM SOLDER
      C8051F236-GQ IC 8051 MCU 8K FLASH 48TQFP
      相關(guān)代理商/技術(shù)參數(shù)
      參數(shù)描述
      C8051F920-GMR 功能描述:8位微控制器 -MCU 32KB 10ADC MCU LEAD FREE RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
      C8051F920-GQ 功能描述:8位微控制器 -MCU 32KB 10ADC MCU LEAD FREE RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
      C8051F920-GQR 功能描述:8位微控制器 -MCU 32KB 10ADC MCU LEAD FREE RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
      C8051F921 制造商:SILABS 制造商全稱:SILABS 功能描述:25 MIPS, 8 kB Flash, Ultra Low Power, Capacitive Sensing MCU
      C8051F921-F-GM 制造商:Silicon Laboratories Inc 功能描述:32KB,10ADC,24PIN MCU - Rail/Tube 制造商:Silicon Laboratories Inc 功能描述:MCU 32KB FLASH 10BIT ADC 24QFN