參數(shù)資料
型號(hào): EP2AGX125DF25C6N
廠商: Altera
文件頁(yè)數(shù): 18/90頁(yè)
文件大?。?/td> 0K
描述: IC ARRIA II GX FPGA 125K 572FBGA
產(chǎn)品培訓(xùn)模塊: Arria II GX FPGA
Three Reasons to Use FPGA's in Industrial Designs
特色產(chǎn)品: Arria? II GX FPGAs
標(biāo)準(zhǔn)包裝: 5
系列: Arria II GX
LAB/CLB數(shù): 4964
邏輯元件/單元數(shù): 118143
RAM 位總計(jì): 8315904
輸入/輸出數(shù): 260
電源電壓: 0.87 V ~ 0.93 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 572-FBGA
供應(yīng)商設(shè)備封裝: 572-FBGA
其它名稱: 544-2595-5
EP2AGX125DF25C6NES
EP2AGX125DF25C6NES-ND
Chapter 1: Device Datasheet for Arria II Devices
1–17
Electrical Characteristics
December 2013
Altera Corporation
Table 1–26 lists the single-ended SSTL and HSTL I/O standard signal specifications
for Arria II GX devices.
Table 1–27 lists the single-ended SSTL and HSTL I/O standard signal specifications
for Arria II GZ devices.
Table 1–26. Single-Ended SSTL and HSTL I/O Standard Signal Specifications for Arria II GX Devices
I/O Standard
VIL(DC) (V)
VIH(DC) (V)
VIL(AC) (V)
VIH(AC) (V)
VOL (V)
VOH (V)
IOL
(mA)
IOH
(mA)
Min
Max
Min
Max
Min
Max
Min
SSTL-2 Class I
–0.3
VREF -
0.18
VREF +
0.18
VCCIO +
0.3
VREF - 0.35
VREF +
0.35
VTT -
0.57
VTT +
0.57
8.1
–8.1
SSTL-2 Class II
–0.3
VREF -
0.18
VREF +
0.18
VCCIO +
0.3
VREF - 0.35
VREF +
0.35
VTT -
0.76
VTT +
0.76
16.4
–16.4
SSTL-18 Class I
–0.3
VREF -
0.125
VREF +
0.125
VCCIO +
0.3
VREF - 0.25
VREF +
0.25
VTT -
0.475
VTT +
0.475
6.7
–6.7
SSTL-18 Class II
–0.3
VREF -
0.125
VREF +
0.125
VCCIO +
0.3
VREF - 0.25
VREF +
0.25
0.28
VCCIO -
0.28
13.4
–13.4
SSTL-15 Class I
–0.3
VREF -
0.1
VREF +
0.1
VCCIO +
0.3
VREF - 0.175
VREF +
0.175
0.2 ×
VCCIO
0.8 ×
VCCIO
8–8
SSTL-15 Class II
–0.3
VREF -
0.1
VREF +
0.1
VCCIO +
0.3
VREF - 0.175
VREF +
0.175
0.2 ×
VCCIO
0.8 ×
VCCIO
16
–16
HSTL-18 Class I
–0.3
VREF -
0.1
VREF +
0.1
VCCIO +
0.3
VREF - 0.2
VREF + 0.2
0.4
VCCIO -
0.4
8–8
HSTL-18 Class II
–0.3
VREF -
0.1
VREF +
0.1
VCCIO +
0.3
VREF - 0.2
VREF + 0.2
0.4
VCCIO -
0.4
16
–16
HSTL-15 Class I
–0.3
VREF -
0.1
VREF +
0.1
VCCIO +
0.3
VREF - 0.2
VREF + 0.2
0.4
VCCIO -
0.4
8–8
HSTL-15 Class II
–0.3
VREF -
0.1
VREF +
0.1
VCCIO +
0.3
VREF - 0.2
VREF + 0.2
0.4
VCCIO -
0.4
16
–16
HSTL-12 Class I
–0.15
VREF -
0.08
VREF +
0.08
VCCIO +
0.15
VREF - 0.15
VREF +
0.15
0.25 ×
VCCIO
0.75 ×
VCCIO
8–8
HSTL-12 Class II
–0.15
VREF -
0.08
VREF +
0.08
VCCIO +
0.15
VREF - 0.15
VREF +
0.15
0.25 ×
VCCIO
0.75 ×
VCCIO
14
–14
Table 1–27. Single-Ended SSTL and HSTL I/O Standards Signal Specifications for Arria II GZ Devices (Part 1 of 2)
I/O Standard
VIL(DC) (V)
VIH(DC) (V)
VIL(AC) (V)
VIH(AC) (V)
VOL (V)
VOH (V)
IOL
(mA)
IOH
(mA)
Min
Max
Min
Max
Min
Max
Min
SSTL-2 Class I
-0.3
VREF -
0.15
VREF +
0.15
VCCIO +
0.3
VREF -
0.31
VREF +
0.31
VTT -
0.57
VTT +
0.57
8.1
-8.1
SSTL-2 Class II
-0.3
VREF -
0.15
VREF +
0.15
VCCIO +
0.3
VREF -
0.31
VREF +
0.31
VTT -
0.76
VTT +
0.76
16.2
-16.2
SSTL-18 Class I
-0.3
VREF -
0.125
VREF +
0.125
VCCIO +
0.3
VREF -
0.25
VREF +
0.25
VTT -
0.475
VTT +
0.475
6.7
-6.7
SSTL-18 Class II
-0.3
VREF -
0.125
VREF +
0.125
VCCIO +
0.3
VREF -
0.25
VREF +
0.25
0.28
VCCIO -
0.28
13.4
-13.4
SSTL-15 Class I
VREF -
0.1
VREF +
0.1
VREF -
0.175
VREF +
0.175
0.2 ×
VCCIO
0.8 ×
VCCIO
8-8
相關(guān)PDF資料
PDF描述
ACC35DRYS CONN EDGECARD 70POS .100 DIP SLD
B82422A1104K100 INDUCTOR 100UH 65MA 1210 10%
TAJD158M002RNJ CAP TANT 1500UF 2.5V 20% 2917
VJ1206A180KBEAT4X CAP CER 18PF 500V 10% NP0 1206
5173278-4 CONN D-CAP MALE PINS 60POS R/A
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EP2AGX125DF25C6NES 制造商:Altera Corporation 功能描述:FPGA Arria
EP2AGX125DF25I3 功能描述:IC ARRIA II GX FPGA 125K 572FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Arria II GX 產(chǎn)品變化通告:XC4000(E,L) Discontinuation 01/April/2002 標(biāo)準(zhǔn)包裝:24 系列:XC4000E/X LAB/CLB數(shù):100 邏輯元件/單元數(shù):238 RAM 位總計(jì):3200 輸入/輸出數(shù):80 門數(shù):3000 電源電壓:4.5 V ~ 5.5 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:120-BCBGA 供應(yīng)商設(shè)備封裝:120-CPGA(34.55x34.55)
EP2AGX125DF25I3N 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 FPGA - Arria II GX 4964 LABs 260 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP2AGX125DF25I5 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 FPGA - Arria II GX 4964 LABs 260 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP2AGX125DF25I5N 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 FPGA - Arria II GX 4964 LABs 260 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256