參數資料
型號: EP4S40G5H40I3
廠商: Altera
文件頁數: 14/82頁
文件大小: 0K
描述: IC STRATIX IV FPGA 530K 1517HBGA
產品培訓模塊: Three Reasons to Use FPGA's in Industrial Designs
標準包裝: 3
系列: STRATIX® IV GT
LAB/CLB數: 21248
邏輯元件/單元數: 531200
RAM 位總計: 28033024
輸入/輸出數: 654
電源電壓: 0.92 V ~ 0.98 V
安裝類型: 表面貼裝
工作溫度: -40°C ~ 100°C
封裝/外殼: 1517-BBGA 裸露焊盤
供應商設備封裝: 1517-HBGA(42.5x42.5)
Chapter 1: DC and Switching Characteristics for Stratix IV Devices
1–13
Electrical Characteristics
March 2014
Altera Corporation
Stratix IV Device Handbook
Volume 4: Device Datasheet and Addendum
Table 1–19. Single-Ended SSTL and HSTL I/O Standards Signal Specifications
I/O Standard
VIL(DC) (V)
VIH(DC) (V)
VIL(AC)
(V)
VIH(AC)
(V)
VOL (V)
VOH (V)
Iol (mA)
Ioh (mA)
Min
Max
Min
Max
Min
Max
Min
SSTL-2
Class I
-0.3
VREF -
0.15
VREF +
0.15
VCCIO +
0.3
VREF -
0.31
VREF +
0.31
VTT -
0.57
VTT +
0.57
8.1
-8.1
SSTL-2
Class II
-0.3
VREF -
0.15
VREF +
0.15
VCCIO +
0.3
VREF -
0.31
VREF +
0.31
VTT -
0.76
VTT +
0.76
16.2
-16.2
SSTL-18
Class I
-0.3
VREF -
0.125
VREF +
0.125
VCCIO +
0.3
VREF -
0.25
VREF +
0.25
VTT -
0.475
VTT +
0.475
6.7
-6.7
SSTL-18
Class II
-0.3
VREF -
0.125
VREF +
0.125
VCCIO +
0.3
VREF -
0.25
VREF +
0.25
0.28
VCCIO -
0.28
13.4
-13.4
SSTL-15
Class I
VREF -
0.1
VREF +
0.1
VREF -
0.175
VREF +
0.175
0.2 *
VCCIO
0.8 *
VCCIO
8-8
SSTL-15
Class II
VREF -
0.1
VREF +
0.1
VREF -
0.175
VREF +
0.175
0.2 *
VCCIO
0.8 *
VCCIO
16
-16
HSTL-18
Class I
—VREF -0.1
VREF +
0.1
VREF -
0.2
VREF +
0.2
0.4
VCCIO -
0.4
8-8
HSTL-18
Class II
VREF -
0.1
VREF +
0.1
VREF -
0.2
VREF +
0.2
0.4
VCCIO -
0.4
16
-16
HSTL-15
Class I
VREF -
0.1
VREF +
0.1
VREF -
0.2
VREF +
0.2
0.4
VCCIO -
0.4
8-8
HSTL-15
Class II
VREF -
0.1
VREF +
0.1
VREF -
0.2
VREF +
0.2
0.4
VCCIO -
0.4
16
-16
HSTL-12
Class I
-0.15
VREF -
0.08
VREF +
0.08
VCCIO +
0.15
VREF -
0.15
VREF +
0.15
0.25*
VCCIO
0.75*
VCCIO
8-8
HSTL-12
Class II
-0.15
VREF -
0.08
VREF +
0.08
VCCIO +
0.15
VREF -
0.15
VREF +
0.15
0.25*
VCCIO
0.75*
VCCIO
16
-16
Table 1–20. Differential SSTL I/O Standards
I/O
Standard
VCCIO (V)
VSWING(DC) (V)
VX(AC) (V)
VSWING(AC) (V)
VOX(AC) (V)
Min
Typ
Max
Min
Max
Min
Typ
Max
Min
Max
Min
Typ
Max
SSTL-2
Class I, II
2.375
2.5
2.625
0.3
VCCIO+
0.6
VCCIO/2
- 0.2
VCCIO/2
+ 0.2
0.62
VCCIO
+ 0.6
VCCIO/2
- 0.15
VCCIO/2
+ 0.15
SSTL-18
Class I, II
1.71
1.8
1.89
0.25
VCCIO+
0.6
VCCIO/2
-
0.175
VCCIO/2
+ 0.175
0.5
VCCIO
+ 0.6
VCCIO/2
-
0.125
VCCIO/2
+
0.125
SSTL-15
Class I, II
1.425
1.5
1.575
0.2
VCCIO/2
0.35
VCCIO/2
相關PDF資料
PDF描述
24AA32AT-I/SM IC EEPROM 32KBIT 400KHZ 8SOIC
HMC50DRXN CONN EDGECARD 100PS DIP .100 SLD
EP4S100G4F45I3 IC STRATIX IV FPGA 360K 1932FBGA
HMC50DRXH CONN EDGECARD 100PS DIP .100 SLD
FMC25DRXI CONN EDGECARD 50POS DIP .100 SLD
相關代理商/技術參數
參數描述
EP4S40G5H40I3N 功能描述:FPGA - 現場可編程門陣列 FPGA - Stratix IV 21248 LABs 654 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP4SE110 制造商:ALTERA 制造商全稱:Altera Corporation 功能描述:Stratix IV Device
EP4SE230 制造商:ALTERA 制造商全稱:Altera Corporation 功能描述:Stratix IV Device
EP4SE230F29C2 功能描述:FPGA - 現場可編程門陣列 FPGA - Stratix IV E 9120 LABs 488 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP4SE230F29C2N 功能描述:FPGA - 現場可編程門陣列 FPGA - Stratix IV E 9120 LABs 488 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數量: 邏輯塊數量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256