參數資料
型號: IDTCSPU877NL8
廠商: INTEGRATED DEVICE TECHNOLOGY INC
元件分類: 時鐘及定時
英文描述: CSPU877 SERIES, PLL BASED CLOCK DRIVER, 10 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PQCC40
封裝: PLASTIC, VFQFPN-40
文件頁數: 9/13頁
文件大?。?/td> 140K
代理商: IDTCSPU877NL8
5
IDTCSPU877
1.8V PLL DIFFERENTIAL 1:10 SDRAM CLOCK DRIVER
COMMERCIALTEMPERATURERANGE
NOTES:
1. H = HIGH Voltage Level
L = LOW Voltage Level
X = Don't Care
2. L(z) means the outputs are disabled to a LOW state, meeting the IODL limit in DC Electrical Characteristics table.
3. The device will enter a low power-down mode when CLK and CLK are both at logic LOW.
FUNCTION TABLE(1,2)
INPUTS
OUTPUTS
AVDD
OE
OS
CLK
Y
FBOUT
PLL
GND
H
X
LH
L
H
LH
OFF
GND
H
X
HL
H
L
HL
OFF
GND
L
H
L
H
L(z)
L
H
OFF
L(z)
GND
L
H
L
Y7
H
L
OFF
Active
1.8V(nom)
L
H
L
H
L(z)
L
H
ON
L(z)
1.8V(nom)
L
H
L
Y7
HL
ON
Active
1.8V(nom)
H
X
L
H
L
H
L
H
ON
1.8V(nom)
H
X
H
L
H
L
H
L
ON
1.8V(nom)
X
L
(3)
L
(3)
L(z)
OFF
X
H
Reserved
DC ELECTRICAL CHARACTERISTICS OVER OPERATING RANGE
Following Conditions Apply Unless Otherwise Specified:
Commercial: TA = 0°C to +70°C
Symbol
Parameter
Conditions
Min.
Typ.
Max.
Unit
VIK
InputClampVoltage(AllInputs)
VDDQ = 1.7V, II = -18mA
– 1.2
V
VIL(2)
Input LOW Voltage (OE, OS, CLK, CLK)
0.35VDDQ
V
VIH(2)
Input HIGH Voltage (OE, OS, CLK, CLK)
0.65VDDQ
VIN(1)
InputSignalVoltage
-0.3
VDDQ + 0.3
V
VID(DC)(2)
DCInputDifferentialVoltage
0.3
VDDQ + 0.4
V
VOD(3)
OutputDifferentialVoltage
AVDD/VDDQ = 1.7V
0.5
V
VOH
Output HIGH Voltage
IOH = -100
μA, VDDQ = 1.7V to 1.9V
VDDQ - 0.2
V
IOH = -9mA, VDDQ = 1.7V
1.1
VOL
OutputLOWVoltage
IOL = 100
μA, VDDQ = 1.7V to 1.9V
0.1
V
IOL = 9mA, VDDQ = 1.7V
0.6
IODL
OutputDisabledLOWCurrent
OE = L, VODL = 100mV, AVDD/VDDQ = 1.7V
100
μA
IIN
InputCurrent CLK, CLK
AVDD/VDDQ = Max., VI = 0V to VDDQ
±250
μA
OE, OS, FBIN, FBIN
±10
IDDLD
Static Supply Current (IDDQ and IADD)AVDD/VDDQ = Max., CLK and CLK = GND
500
μA
IDD
Dynamic Power Supply Current
AVDD/VDDQ = Max., CLK = 270MHz
300
mA
(IDDQ andIADD)(4,5)
NOTES:
1. VIN specifies the allowable DC excursion of each different output.
2. VID is the magnitude of the difference between the input level on CLK and the input level on CLK. The CLK and CLK VIH and VIL limits are used to define the DC LOW and HIGH
levels for the power down mode.
3. VOD is the magnitude of the difference between the true output level and the complementary level.
4. All Outputs are left open (unconnected to PCB).
5. Total IDD = IDDQ + IADD = FCK * CPD * VDDQ, for Cpd = (IDDQ + IADD) / (FCK * VDDQ) where FCK is the input frequency, VDDQ is the power supply, and CPD is the Power Dissipation Capacitance.
相關PDF資料
PDF描述
IDTCSPUA877BVG CSPUA877 SERIES, PLL BASED CLOCK DRIVER, 10 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), BGA52
IDTCV105EPVG 200 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO48
IDTCV107EPVG8 200 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO48
IDTCV110NPVG8 400 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO56
IDTCV115-2PVG8 400 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO56
相關代理商/技術參數
參數描述
IDTCSPUA877A 制造商:IDT 制造商全稱:Integrated Device Technology 功能描述:1.8V PHASE LOCKED LOOP DIFFERENTIAL 1:10 SDRAM CLOCK DRIVER
IDTCSPUA877ABVG 功能描述:IC SDRAM CLK DVR 1:10 52-VFBGA RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:- 標準包裝:1 系列:- 類型:時鐘/頻率發(fā)生器,多路復用器 PLL:是 主要目的:存儲器,RDRAM 輸入:晶體 輸出:LVCMOS 電路數:1 比率 - 輸入:輸出:1:2 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應商設備封裝:16-TSSOP 包裝:Digi-Reel® 其它名稱:296-6719-6
IDTCSPUA877ABVG8 功能描述:IC PLL CLK DVR SDRAM 52-CABGA RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:- 標準包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務器 輸入:時鐘 輸出:LVCMOS 電路數:1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應商設備封裝:64-TSSOP 包裝:管件
IDTCSPUA877ANLG 功能描述:IC PLL CLK DVR SDRAM 40-VFQFPN RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:- 標準包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務器 輸入:時鐘 輸出:LVCMOS 電路數:1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應商設備封裝:64-TSSOP 包裝:管件
IDTCSPUA877ANLG8 功能描述:IC PLL CLK DVR SDRAM 40-VFQFPN RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:- 標準包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務器 輸入:時鐘 輸出:LVCMOS 電路數:1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應商設備封裝:64-TSSOP 包裝:管件