Specifications ispLSI 2096VE 8 Internal Timing Parameters1 Over Recommended Operating Conditions" />
參數(shù)資料
型號(hào): ISPLSI 2096VE-200LT128
廠商: Lattice Semiconductor Corporation
文件頁數(shù): 12/13頁
文件大?。?/td> 0K
描述: IC PLD ISP 96I/O 4.5NS 128TQFP
標(biāo)準(zhǔn)包裝: 90
系列: ispLSI® 2000VE
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時(shí)間 tpd(1): 4.5ns
電壓電源 - 內(nèi)部: 3 V ~ 3.6 V
邏輯元件/邏輯塊數(shù)目: 24
宏單元數(shù): 96
門數(shù): 4000
輸入/輸出數(shù): 96
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 128-LQFP
供應(yīng)商設(shè)備封裝: 128-TQFP(14x14)
包裝: 托盤
其它名稱: ISPLSI2096VE-200LT128
Specifications ispLSI 2096VE
8
Internal Timing Parameters1
Over Recommended Operating Conditions
tio
1. Internal Timing Parameters are not tested and are for reference only.
2. Refer to Timing Model in this data sheet for further details.
3. The XOR adjacent path can only be used by hard macros.
Table 2-0036B/2096VE
v.1.0
Inputs
UNITS
-135
MIN.
-100
MIN.
MAX.
DESCRIPTION
#
2
PARAMETER
20 Input Buffer Delay
ns
tdin
21 Dedicated Input Delay
ns
tgrp
22 GRP Delay
ns
GLB
t1ptxor
25 1 Product Term/XOR Path Delay
ns
t20ptxor
26 20 Product Term/XOR Path Delay
ns
txoradj
27 XOR Adjacent Path Delay
ns
tgbp
28 GLB Register Bypass Delay
ns
tgsu
29 GLB Register Setup Time before Clock
ns
tgh
30 GLB Register Hold Time after Clock
ns
tgco
31 GLB Register Clock to Output Delay
ns
3
tgro
32 GLB Register Reset to Output Delay
ns
tptre
33 GLB Product Term Reset to Register Delay
ns
tptoe
34 GLB Product Term Output Enable to I/O Cell Delay
ns
tptck
35 GLB Product Term Clock Delay
ns
ORP
tob
38 Output Buffer Delay
ns
tsl
39 Output Slew Limited Delay Adder
ns
GRP
t4ptbpc
23 4 Product Term Bypass Path Delay (Combinatorial)
ns
t4ptbpr
24 4 Product Term Bypass Path Delay (Registered)
ns
torp
36 ORP Delay
ns
torpbp
37 ORP Bypass Delay
ns
Outputs
toen
40 I/O Cell OE to Output Enabled
ns
todis
41 I/O Cell OE to Output Disabled
ns
tgoe
42 Global Output Enable
ns
tgy0
43 Clock Delay, Y0 to Global GLB Clock Line (Ref. clock)
ns
tgy1/2
44 Clock Delay, Y1 or Y2 to Global GLB Clock Line
ns
Clocks
tgr
45 Global Reset to GLB
0.5
1.7
1.2
4.7
0.5
0.3
1.1
6.1
6.9
5.0
1.6
2.0
3.7
1.5
0.5
3.4
3.6
1.6
1.8
5.8
1.2
3.8
1.6
1.6
1.8
0.7
2.5
1.8
6.2
1.0
0.3
3.1
7.1
9.1
5.6
1.6
2.0
5.2
4.7
1.7
0.7
3.4
5.6
2.4
2.6
7.1
1.7
4.8
2.6
2.4
2.6
–ns
Global Reset
相關(guān)PDF資料
PDF描述
ISPLSI 2128A-100LQN160 IC PLD ISP 128I/O 10NS 160PQFP
ISPLSI 2128E-180LT176 IC PLD ISP 128I/O 5NS 176TQFP
ISPLSI 2128VE-250LQ160 IC PLD ISP 128I/O 4NS 160PQFP
ISPLSI 2192VE-225LB144 IC PLD ISP 96I/O 4NS 144FPBGA
ISPLSI 3256A-70LQI IC PLD ISP 128I/O 15NS 160PQFP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ISPLSI2096VE-200LT128 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI2096VE-250LT128 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI2096VE-250LTN128 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI2096VL 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:2.5V In-System Programmable SuperFAST⑩ High Density PLD
ISPLSI2096VL-100LT128 制造商:Rochester Electronics LLC 功能描述:- Bulk