Specifications ispLSI 5512VE 7 Figure 4. ispLSI 5000VE Macrocell PTSA DQ R P PTSA bypass PT Clock PT Reset Clk En R/L PTOE Shared PT Clock GOE0" />
參數(shù)資料
型號: ISPLSI 5512VE-80LF388I
廠商: Lattice Semiconductor Corporation
文件頁數(shù): 23/25頁
文件大?。?/td> 0K
描述: IC PLD ISP 256I/O 12NS 388FPBGA
標(biāo)準(zhǔn)包裝: 60
系列: ispLSI® 5000VE
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時(shí)間 tpd(1): 12.0ns
電壓電源 - 內(nèi)部: 3 V ~ 3.6 V
邏輯元件/邏輯塊數(shù)目: 16
宏單元數(shù): 512
門數(shù): 24000
輸入/輸出數(shù): 256
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 388-BBGA
供應(yīng)商設(shè)備封裝: 388-FPBGA(23x23)
包裝: 托盤
其它名稱: ISPLSI5512VE-80LF388I
Specifications ispLSI 5512VE
7
Figure 4. ispLSI 5000VE Macrocell
PTSA
DQ
R P
PTSA bypass
PT Clock
PT Reset
Clk En
R/L
PTOE
Shared PT Clock
GOE0
GOE1
PT Preset
speed/
power
TOE
CLK0
CLK1
Clk
CLK2
CLK3
Global Reset
Shared PT Reset
Global PTOE 2
Global PTOE 3
Global PTOE 0
Global PTOE 1
VCCIO
VCC
Slew
rate
Open
drain
2.5V/3.3V
Output
I/O Pad
To GRP
Input threshold
2.5V/3.3V
Note: Not all macrocells have I/O pads.
相關(guān)PDF資料
PDF描述
ISPLSI 5512VE-100LF388 IC PLD ISP 256I/O 10NS 388FPBGA
VE-2VY-CX-F4 CONVERTER MOD DC/DC 3.3V 49.5W
VE-B4D-CY-F3 CONVERTER MOD DC/DC 85V 50W
GSC44DRAI CONN EDGECARD 88POS R/A .100 SLD
ATF1508AS-10JI84 IC CPLD 10NS 84PLCC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ISPLSI5512VE-80LF388I 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI81080V-125LB272 制造商:Rochester Electronics LLC 功能描述:- Bulk
ISPLSI81080V-125LB492 制造商:Rochester Electronics LLC 功能描述:- Bulk
ISPLSI81080V-60LB272 制造商:Rochester Electronics LLC 功能描述:- Bulk
ISPLSI81080V-60LB272I 制造商:Rochester Electronics LLC 功能描述:- Bulk