tBSR GLB PT Set/Reset Delay — " />
參數(shù)資料
型號: LA4064ZC-75TN48E
廠商: Lattice Semiconductor Corporation
文件頁數(shù): 15/42頁
文件大?。?/td> 0K
描述: IC CPLD 64MACROCELLS 48TQFP
標(biāo)準(zhǔn)包裝: 250
系列: LA-ispMACH
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時(shí)間 tpd(1): 7.5ns
電壓電源 - 內(nèi)部: 1.7 V ~ 1.9 V
宏單元數(shù): 64
輸入/輸出數(shù): 32
工作溫度: -40°C ~ 125°C
安裝類型: 表面貼裝
封裝/外殼: 48-TQFP
供應(yīng)商設(shè)備封裝: 48-TQFP(7x7)
包裝: 托盤
Lattice Semiconductor
LA-ispMACH 4000V/Z Automotive Family Data Sheet
22
tBSR
GLB PT Set/Reset Delay
1.83
1.83
ns
tPTSR
Macrocell PT Set/Reset Delay
3.41
2.72
ns
tGPTOE
Global PT OE Delay
5.58
3.50
ns
tPTOE
Macrocell PT OE Delay
4.28
2.00
ns
Timing v.3.2
Note: Internal Timing Parameters are not tested and are for reference only. Refer to the Timing Model in this data sheet for further details.
LA-ispMACH 4000V/Z Internal Timing Parameters (Cont.)
Over Recommended Operating Conditions
Parameter
Description
LA-ispMACH 4000V
-75
LA-ispMACH 4000Z
-75
Units
Min.
Max.
Min.
Max.
相關(guān)PDF資料
PDF描述
EEM18DRST CONN EDGECARD 36POS DIP .156 SLD
ISPLSI 2032A-80LJN44I IC PLD ISP 32I/O 15NS 44PLCC
RCC70DRSN-S273 CONN EDGECARD 140PS DIP .100 SLD
VI-BWH-CY-F4 CONVERTER MOD DC/DC 52V 50W
ISPLSI 2032A-135LTN44 IC PLD ISP 32I/O 7.5NS 44TQFP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
LA4064ZV-75TN100E 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V/1.8V In-System Programmable SuperFAST High Density PLDs
LA4064ZV-75TN128E 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V/1.8V In-System Programmable SuperFAST High Density PLDs
LA4064ZV-75TN144E 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V/1.8V In-System Programmable SuperFAST High Density PLDs
LA4064ZV-75TN44E 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V/1.8V In-System Programmable SuperFAST High Density PLDs
LA4064ZV-75TN48E 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V/1.8V In-System Programmable SuperFAST High Density PLDs