MC68H(R)C08JL3
—
Rev. 4.1
Technical Data
Freescale Semiconductor
17
Figure
12-4
12-5
12-6
12-7
12-8
12-9
12-10 Data Direction Register D (DDRD). . . . . . . . . . . . . . . . . . . . .146
12-11 Port D I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .146
12-12 Port D Control Register (PDCR). . . . . . . . . . . . . . . . . . . . . . .147
Title
Page
Port A I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .141
Port A Input Pull-up Enable Register (PTAPUE) . . . . . . . . . .142
Port B Data Register (PTB) . . . . . . . . . . . . . . . . . . . . . . . . . .143
Data Direction Register B (DDRB) . . . . . . . . . . . . . . . . . . . . .143
Port B I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .144
Port D Data Register (PTD) . . . . . . . . . . . . . . . . . . . . . . . . . .145
13-1
13-2
13-3
13-4
IRQ Module Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . .151
IRQ I/O Register Summary. . . . . . . . . . . . . . . . . . . . . . . . . . .151
IRQ Status and Control Register (INTSCR) . . . . . . . . . . . . . .153
Configuration Register 2 (CONFIG2) . . . . . . . . . . . . . . . . . . .154
14-1
14-2
14-3
14-4
KBI I/O Register Summary . . . . . . . . . . . . . . . . . . . . . . . . . . .156
Keyboard Interrupt Block Diagram . . . . . . . . . . . . . . . . . . . . .156
Keyboard Status and Control Register (KBSCR) . . . . . . . . . .159
Keyboard Interrupt Enable Register (KBIER). . . . . . . . . . . . .160
15-1
15-2
15-3
COP Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .164
Configuration Register 1 (CONFIG1) . . . . . . . . . . . . . . . . . . .166
COP Control Register (COPCTL). . . . . . . . . . . . . . . . . . . . . .167
16-1
16-2
16-3
LVI Module Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . .170
Configuration Register 2 (CONFIG2) . . . . . . . . . . . . . . . . . . .170
Configuration Register 1 (CONFIG1) . . . . . . . . . . . . . . . . . . .171
17-1
17-2
17-3
17-4
17-5
17-6
17-7
Break Module Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . .175
Break I/O Register Summary . . . . . . . . . . . . . . . . . . . . . . . . .175
Break Status and Control Register (BRKSCR). . . . . . . . . . . .177
Break Address Register High (BRKH) . . . . . . . . . . . . . . . . . .178
Break Address Register Low (BRKL) . . . . . . . . . . . . . . . . . . .178
Break Status Register (BSR) . . . . . . . . . . . . . . . . . . . . . . . . .178
Break Flag Control Register (BFCR) . . . . . . . . . . . . . . . . . . .180
Figure
Title
Page