參數(shù)資料
型號: TMS320DM365ZCE21
廠商: Texas Instruments
文件頁數(shù): 204/210頁
文件大小: 0K
描述: IC DIGITAL MEDIA SOC 338NFBGA
標(biāo)準(zhǔn)包裝: 160
系列: TMS320DM3x, DaVinci™
類型: 數(shù)字媒體片內(nèi)系統(tǒng)(DMSoC)
接口: EBI/EMI,以太網(wǎng),I²C,McBSP,SPI,UART,USB
時(shí)鐘速率: 216MHz
非易失內(nèi)存: ROM(16 kB)
芯片上RAM: 56kB
電壓 - 輸入/輸出: 1.8V,3.3V
電壓 - 核心: 1.20V
工作溫度: 0°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 338-LFBGA
供應(yīng)商設(shè)備封裝: 338-NFBGA(13x13)
包裝: 托盤
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁當(dāng)前第204頁第205頁第206頁第207頁第208頁第209頁第210頁
SPRS457E
– MARCH 2009 – REVISED JUNE 2011
Table 6-16. EDMA Channel Synchronization Events(1) (2) (continued)
EDMA
EVENT NAME
EVENT DESCRIPTION
CHANNEL
50
TIMER1: TEVT2
Timer 2(TEVT2) Event
51
TIMER1: TEVT3
Timer 3(TEVT3) Event
52
PWM0
PWM 0 Event
53
PWM1 or MJCP : IMX1INT
PWM 1 Event or MJCP IMX1INT interrupt
54
PWM2 or MJCP : NSFINT
PWM 2 Event or MJCP NSFINT interrupt
PWM3 or HDVICP(6) :
MPEG/JPEG Coprocessor PWM 3 Event or High Definition Video Image Coprocessor
55
CP_UNDEF
CP_UNDEF Event
MJCP : VLCDINT or
MPEG/JPEG Coprocessor VLCDINT Event or High Definition Video Image Coprocessor
56
HDVICP(5) : CP_ECDCMP
CP_ECDCMP Event
MJCP : BIMINT or
MPEG/JPEG Coprocessor BIMINT Event or High Definition Video Image Coprocessor
57
HDVICP(8) : CP_ME
CP_ME Event
MJCP : DCTINT or
MPEG/JPEG Coprocessor DCTINT Event or High Definition Video Image Coprocessor
58
HDVICP(1) : CP_CALC
CP_CALC Event
MJCP : QIQINT or
MPEG/JPEG Coprocessor QIQINT Event or High Definition Video Image Coprocessor
59
HDVICP(7) : CP_IPE
CP_IPE Event
MJCP : BPSINT or
MPEG/JPEG Coprocessor BPSINT Event or High Definition Video Image Coprocessor
60
HDVICP(2) : CP_BS
CP_BS Event
MJCP : VLCDERRINT or
MPEG/JPEG Coprocessor VLCDERRINT Event or High Definition Video Image Coprocessor
61
HDVICP(0) : CP_LPF
CP_LPF Event
MJCP : RCNTINT or
MPEG/JPEG Coprocessor RCNTINT Event or High Definition Video Image Coprocessor
62
HDVICP(3) : CP_MC
CP_MC Event
MJCP : COPCINT or
MPEG/JPEG Coprocessor COPCINT Event or High Definition Video Image Coprocessor
63
HDVICP(4) : CP_ECDEND
CP_ECDEND Event
6.9.2
EDMA Peripheral Register Description(s)
Table 6-17 lists the EDMA registers, their corresponding acronyms, and device memory locations
(offsets).
Table 6-17. EDMA Registers
Offset
Acronym
Register Description
00h
PID
Peripheral Identification Register
04h
CCCFG
EDMA3CC Configuration Register
Global Registers
0200h
QCHMAP0
QDMA Channel 0 Mapping Register
0204h
QCHMAP1
QDMA Channel 1 Mapping Register
0208h
QCHMAP2
QDMA Channel 2 Mapping Register
020Ch
QCHMAP3
QDMA Channel 3 Mapping Register
0210h
QCHMAP4
QDMA Channel 4 Mapping Register
0214h
QCHMAP5
QDMA Channel 5 Mapping Register
0218h
QCHMAP6
QDMA Channel 6 Mapping Register
021Ch
QCHMAP7
QDMA Channel 7 Mapping Register
0240h
DMAQNUM0
DMA Queue Number Register 0
0244h
DMAQNUM1
DMA Queue Number Register 1
0248h
DMAQNUM2
DMA Queue Number Register 2
024Ch
DMAQNUM3
DMA Queue Number Register 3
0250h
DMAQNUM4
DMA Queue Number Register 4
0254h
DMAQNUM5
DMA Queue Number Register 5
0258h
DMAQNUM6
DMA Queue Number Register 6
025Ch
DMAQNUM7
DMA Queue Number Register 7
Copyright
2009–2011, Texas Instruments Incorporated
Peripheral Information and Electrical Specifications
93
Product Folder Link(s): TMS320DM365
相關(guān)PDF資料
PDF描述
TAJW156K020RNJ CAP TANT 15UF 20V 10% 2312
RCB110DHFT CONN EDGECARD 220POS .050 SMD
TAJW156K016RNJ CAP TANT 15UF 16V 10% 2312
ESC25DTEN CONN EDGECARD 50POS .100 EYELET
SA56004CDP,118 IC TEMP SENSOR 8-TSSOP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
TMS320DM365ZCE27 功能描述:處理器 - 專門應(yīng)用 Dig Media System- on-Chip RoHS:否 制造商:Freescale Semiconductor 類型:Multimedia Applications 核心:ARM Cortex A9 處理器系列:i.MX6 數(shù)據(jù)總線寬度:32 bit 最大時(shí)鐘頻率:1 GHz 指令/數(shù)據(jù)緩存: 數(shù)據(jù) RAM 大小:128 KB 數(shù)據(jù) ROM 大小: 工作電源電壓: 最大工作溫度:+ 95 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:MAPBGA-432
TMS320DM365ZCE30 功能描述:處理器 - 專門應(yīng)用 Dig Media System- on-Chip RoHS:否 制造商:Freescale Semiconductor 類型:Multimedia Applications 核心:ARM Cortex A9 處理器系列:i.MX6 數(shù)據(jù)總線寬度:32 bit 最大時(shí)鐘頻率:1 GHz 指令/數(shù)據(jù)緩存: 數(shù)據(jù) RAM 大小:128 KB 數(shù)據(jù) ROM 大小: 工作電源電壓: 最大工作溫度:+ 95 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:MAPBGA-432
TMS320DM365ZCED30 功能描述:處理器 - 專門應(yīng)用 Digital Media SOC RoHS:否 制造商:Freescale Semiconductor 類型:Multimedia Applications 核心:ARM Cortex A9 處理器系列:i.MX6 數(shù)據(jù)總線寬度:32 bit 最大時(shí)鐘頻率:1 GHz 指令/數(shù)據(jù)緩存: 數(shù)據(jù) RAM 大小:128 KB 數(shù)據(jù) ROM 大小: 工作電源電壓: 最大工作溫度:+ 95 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:MAPBGA-432
TMS320DM365ZCEF 功能描述:處理器 - 專門應(yīng)用 Dig Media System- on-Chip RoHS:否 制造商:Freescale Semiconductor 類型:Multimedia Applications 核心:ARM Cortex A9 處理器系列:i.MX6 數(shù)據(jù)總線寬度:32 bit 最大時(shí)鐘頻率:1 GHz 指令/數(shù)據(jù)緩存: 數(shù)據(jù) RAM 大小:128 KB 數(shù)據(jù) ROM 大小: 工作電源電壓: 最大工作溫度:+ 95 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:MAPBGA-432
TMS320DM367ZCED 制造商:Texas Instruments 功能描述:TMS320DM367ZCEF