I2C BUS MODE ( PD784225Y SUBSERIES ONLY) User’s Manual U12697EJ4V" />
參數(shù)資料
型號: UPD78F4225YGC-8BT-A
廠商: Renesas Electronics America
文件頁數(shù): 238/626頁
文件大?。?/td> 0K
描述: MCU 16BIT 128K FLASH
標(biāo)準(zhǔn)包裝: 200
系列: 78K4
核心處理器: 78K/IV
芯體尺寸: 8/16-位
速度: 12.5MHz
連通性: 3 線 SIO,I²C,IOE,UART/USART
外圍設(shè)備: PWM,WDT
輸入/輸出數(shù): 59
程序存儲器容量: 128KB(128K x 8)
程序存儲器類型: 閃存
RAM 容量: 4K x 8
電壓 - 電源 (Vcc/Vdd): 1.9 V ~ 5.5 V
數(shù)據(jù)轉(zhuǎn)換器: A/D 8x8b; D/A 2x8b
振蕩器型: 外部
工作溫度: -40°C ~ 85°C
封裝/外殼: 80-LQFP
包裝: 托盤
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁當(dāng)前第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁第398頁第399頁第400頁第401頁第402頁第403頁第404頁第405頁第406頁第407頁第408頁第409頁第410頁第411頁第412頁第413頁第414頁第415頁第416頁第417頁第418頁第419頁第420頁第421頁第422頁第423頁第424頁第425頁第426頁第427頁第428頁第429頁第430頁第431頁第432頁第433頁第434頁第435頁第436頁第437頁第438頁第439頁第440頁第441頁第442頁第443頁第444頁第445頁第446頁第447頁第448頁第449頁第450頁第451頁第452頁第453頁第454頁第455頁第456頁第457頁第458頁第459頁第460頁第461頁第462頁第463頁第464頁第465頁第466頁第467頁第468頁第469頁第470頁第471頁第472頁第473頁第474頁第475頁第476頁第477頁第478頁第479頁第480頁第481頁第482頁第483頁第484頁第485頁第486頁第487頁第488頁第489頁第490頁第491頁第492頁第493頁第494頁第495頁第496頁第497頁第498頁第499頁第500頁第501頁第502頁第503頁第504頁第505頁第506頁第507頁第508頁第509頁第510頁第511頁第512頁第513頁第514頁第515頁第516頁第517頁第518頁第519頁第520頁第521頁第522頁第523頁第524頁第525頁第526頁第527頁第528頁第529頁第530頁第531頁第532頁第533頁第534頁第535頁第536頁第537頁第538頁第539頁第540頁第541頁第542頁第543頁第544頁第545頁第546頁第547頁第548頁第549頁第550頁第551頁第552頁第553頁第554頁第555頁第556頁第557頁第558頁第559頁第560頁第561頁第562頁第563頁第564頁第565頁第566頁第567頁第568頁第569頁第570頁第571頁第572頁第573頁第574頁第575頁第576頁第577頁第578頁第579頁第580頁第581頁第582頁第583頁第584頁第585頁第586頁第587頁第588頁第589頁第590頁第591頁第592頁第593頁第594頁第595頁第596頁第597頁第598頁第599頁第600頁第601頁第602頁第603頁第604頁第605頁第606頁第607頁第608頁第609頁第610頁第611頁第612頁第613頁第614頁第615頁第616頁第617頁第618頁第619頁第620頁第621頁第622頁第623頁第624頁第625頁第626頁
310
CHAPTER 18
I2C BUS MODE (
PD784225Y SUBSERIES ONLY)
User’s Manual U12697EJ4V1UD
18.5.4 Acknowledge signal (ACK)
The acknowledge signal verifies the reception of the serial data on the transmitting and receiving sides.
The receiving side returns the acknowledge signal each time 8-bit data is received. Usually, after transmitting 8-
bit data, the transmitting side receives an acknowledge signal. However, if the master receives, the acknowledge
signal is not output when the last data is received. After an 8-bit transmission, the transmitting side detects whether
the receiving side returned an acknowledge signal. If an acknowledge signal is returned, the next processing is
performed assuming that reception was correctly performed. Since reception has not been performed correctly if the
acknowledge signal is not returned from the slave, the master outputs the stop condition to stop transmission.
If an acknowledge signal is not returned, the following two causes are considered.
<1> The reception is not correct.
<2> The last data has been received.
When the receiving side sets the SDA0 line low at the ninth clock, the acknowledge signal becomes active (normal
reception response).
If bit 2 (ACKE0) = 1 in I2C bus control register 0 (IICC0), the acknowledge signal automatic generation enable state
is entered.
Bit 3 (TRC0) in I2C bus status register 0 (IICS0) is set by the data in the eighth bit following the 7-bit address
information. However, set ACKE0 = 1 in the reception state when TRC0 bit is 0.
When the slave is receiving (TRC0 = 0), the slave side receives multiple bytes and the next data is not required,
when ACKE0 = 0, the master side cannot start the next transfer.
Similarly, if the next data is not needed when the master is receiving (TRC0 = 0), set ACKE0 = 0 so that the ACK
signal is not generated when you want to output a restart or stop condition. This prevents the output of MSB data
in the data on the SDA0 line when the slave is transmitting (transmission stopped).
Figure 18-11. Acknowledge Signal
SCL0
SDA0
123456789
A6
A5
A4
A3
A2
A1
A0
R/W
ACK
When receiving the base address, the automatic output of the acknowledge is synchronized with the falling edge
of the eighth clock of SCL0 regardless of the ACKE0 value. When receiving at an address other than the base address,
the acknowledge signal is not output.
The output method of the acknowledge signal when receiving data is as follows based on the wait timing.
When 8 clock waits are selected: The acknowledge signal is synchronized with the falling edge of the eighth
clock of SCL output by setting ACKE0 = 1 before the wait is released.
When 9 clock waits are selected: By setting ACKE0 = 1 beforehand, the acknowledge signal is synchronized
with the falling edge of the eighth clock of SCL0 and is automatically output.
相關(guān)PDF資料
PDF描述
UPD78F9202MA-CAC-A MCU 8BIT 4KB FLASH 128B RAM
UPD78F9212CS-CAB-A MCU 8BIT 4KB FLASH 16PIN
UPD78F9222CS-CAC-A MCU 8BIT 4KB FLASH 20PIN
UPD78F9234CS-CAA-A MCU 8BIT 8KB FLASH 30PIN
UPD78F9418AGC-8BT-A IC MCU 8BIT 32K FLASH 80QFP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
UPD78F4938AGF-3BA 制造商:NEC Electronics Corporation 功能描述:
UPD78F4938AGF-3BA-A 制造商:Renesas Electronics Corporation 功能描述:
UPD78F8024GK(S)-GAJ-AX 制造商:Renesas Electronics Corporation 功能描述:8BIT, ALL FLASH MICROCONTROLLERS WITH ON-CHIP CONSTANT CURRE - Trays 制造商:Renesas Electronics Corporation 功能描述:IC MCU 8BIT 8KB FLASH 64LQFP
UPD78F8024GK-GAJ-AX 制造商:Renesas Electronics Corporation 功能描述:
UPD78F8024GK-GAJ-SSA-AX 制造商:Renesas Electronics Corporation 功能描述: