參數(shù)資料
型號(hào): XC3S5000-4FGG676I
廠商: Xilinx Inc
文件頁數(shù): 62/272頁
文件大?。?/td> 0K
描述: SPARTAN-3A FPGA 5M STD 676-FBGA
產(chǎn)品培訓(xùn)模塊: Extended Spartan 3A FPGA Family
標(biāo)準(zhǔn)包裝: 40
系列: Spartan®-3
LAB/CLB數(shù): 8320
邏輯元件/單元數(shù): 74880
RAM 位總計(jì): 1916928
輸入/輸出數(shù): 489
門數(shù): 5000000
電源電壓: 1.14 V ~ 1.26 V
安裝類型: 表面貼裝
工作溫度: -40°C ~ 100°C
封裝/外殼: 676-BGA
供應(yīng)商設(shè)備封裝: 676-FBGA(27x27)
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁當(dāng)前第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁
Spartan-3 FPGA Family: Pinout Descriptions
DS099 (v3.1) June 27, 2013
Product Specification
154
PQ208 Footprint
X-Ref Target - Figure 47
Left Half of Package
(Top View)
XC3S50
(124 max. user I/O)
72
I/O: Unrestricted,
general-purpose user I/O
16
VREF: User I/O or input
voltage reference for bank
17
N.C.: Unconnected pins for
XC3S50 (
)
XC3S200, XC3S400
(141 max user I/O)
83
I/O: Unrestricted,
general-purpose user I/O
22
VREF: User I/O or input
voltage reference for bank
0
N.C.: No unconnected pins
in this package
All devices
12
DUAL: Configuration pin,
then possible user I/O
8
GCLK: User I/O or global
clock buffer input
16
DCI: User I/O or reference
resistor input for bank
7
CONFIG: Dedicated
configuration pins
4
JTAG: Dedicated JTAG
port pins
4
VCCINT: Internal core
voltage supply (+1.2V)
12
VCCO: Output voltage
supply for bank
8
VCCAUX: Auxiliary voltage
supply (+2.5V)
28
GND: Ground
Figure 47: PQ208 Package Footprint (Top View). Note pin 1 indicator in top-left corner and logo orientation.
TDI
PROG_B
HS
W
AP_EN
IO/VREF_0
IO_L01N_0/VRP_0
IO_L01P_0/VRN_0
GND
VCCO_0
IO/VREF_0
(
)
IO_L25N_0
IO_L25P_0
IO
IO_L27N_0
GND
IO_L27P_0
VCCAUX
VCCINT
IO_L30N_0
IO_L30P_0
IO
VCCO_0
IO_L31N_0
GND
IO_L31P_0/VREF_0
IO_L32N_0/GCLK7
IO_L32P_0/GCLK6
20
8
20
7
20
6
20
5
20
4
20
3
20
2
20
1
20
0
19
9
19
8
19
7
19
6
19
5
19
4
19
3
19
2
19
1
19
0
18
9
18
8
18
7
18
6
18
5
18
4
18
3
GND
1
IO_L01P_7/VRN_7
IO_L01N_7/VRP_7
(
) IO_L16P_7/VREF_7
4
(
) IO_L16N_7
5
VCCO_7
6
IO_L19P_7
7
GND
8
IO_L19N_7/VREF_7
9
IO_L20P_7
10
IO_L20N_7
11
IO_L21P_7
12
IO_L21N_7
13
GND
14
IO_L22P_7
15
IO_L22N_7
16
U
VCCA X
17
IO_L23P_7
18
IO_L23N_7
19
IO_L24P_7
20
IO_L24N_7
21
(
) IO_L39P_7
22
VCCO_7
23
(
) IO_L39N_7
24
GND
25
IO_L40P_7
26
IO_L40N_7/VREF_7
27
IO_L40P_6/VREF_6
28
IO_L40N_6
29
GND
30
(
) IO_L39P_6
31
VCCO_6
32
(
) IO_L39N_6
33
IO_L24P_6
34
IO_L24N_6/VREF_6
35
IO_L23P_6
36
IO_L23N_6
37
VCCAUX
38
IO_L22P_6
39
IO_L22N_6
40
GND
41
IO_L21P_6
42
IO_L21N_6
43
IO_L20P_6
44
IO_L20N_6
45
IO_L19P_6
46
GND
47
IO_L19N_6
48
VCCO_6
49
(
) IO/VREF_6
50
IO_L01P_6/VRN_6
51
IO_L01N_6/VRP_6
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
GN
D
M1
M0
M2
IO_L01P_5/CS_B
IO_L01N_5/RD
W
R_B
GN
D
VCCO_5
IO_L10P_5/VRN_5
IO_L10N_5/VRP_5
IO
IO_L27P_5
IO_L27N_5/VREF_5
GN
D
IO_L28P_5/D7
IO_L28N_5/D6
VCCAUX
VCCINT
IO
IO_L31P_5/D5
VCCO_5
IO_L31N_5/D4
GND
IO_L32P_5/GCLK
2
IO_L32N_5/GCLK
3
IO/VREF_5
Bank 5
Bank
7
Bank
6
Bank 0
DS099-4_09a_121103
3
2
相關(guān)PDF資料
PDF描述
HMC50DRXS-S734 CONN EDGECARD 100PS DIP .100 SLD
GSC44DTES CONN EDGECARD 88POS .100 EYELET
XC3S5000-5FGG676C SPARTAN-3A FPGA 5M 676-FBGA
XA3S1600E-4FGG400Q IC FPGA SPARTAN-3E 1600K 400FBGA
XA6SLX45T-2CSG324Q IC FPGA SPARTAN 6 324CSGBGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XC3S5000-4FGG900C 功能描述:SPARTAN-3A FPGA 5M STD 900-FBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Spartan®-3 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計(jì):4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
XC3S5000-4FGG900I 功能描述:SPARTAN-3A FPGA 5M STD 900-FBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Spartan®-3 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計(jì):4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
XC3S5000-5FG1156C 制造商:Xilinx 功能描述:
XC3S5000-5FG676C 制造商:Xilinx 功能描述:FPGA SPARTAN-3 5M GATES 74880 CELLS 725MHZ 1.2V 676FBGA - Trays
XC3S5000-5FG900C 制造商:Xilinx 功能描述:FPGA SPARTAN-3 5M GATES 74880 CELLS 725MHZ 1.2V 900FBGA - Trays