參數(shù)資料
型號: ADF4158CCPZ-RL7
廠商: Analog Devices Inc
文件頁數(shù): 17/36頁
文件大?。?/td> 0K
描述: IC FRACTION N FREQ SYNT 24LFCSP
標(biāo)準(zhǔn)包裝: 1,500
類型: 分?jǐn)?shù) N 合成器(RF)
PLL:
輸入: CMOS,TTL
輸出: 時鐘
電路數(shù): 1
比率 - 輸入:輸出: 2:1
差分 - 輸入:輸出: 是/無
頻率 - 最大: 6.1GHz
除法器/乘法器: 是/是
電源電壓: 2.7 V ~ 3.3 V
工作溫度: -40°C ~ 125°C
安裝類型: 表面貼裝
封裝/外殼: 24-WFQFN 裸露焊盤,CSP
供應(yīng)商設(shè)備封裝: 24-LFCSP-WQ(4x4)
包裝: 帶卷 (TR)
ADF4158
Data Sheet
Rev. G | Page 24 of 36
DELAY REGISTER (R7) MAP
With Register R7 DB[2:0] set to [1, 1, 1], the on-chip delay
register is programmed as shown in Figure 30.
Reserved Bits
All reserved bits should be set to 0 for normal operation.
Ramp Delay Fast Lock
Setting DB18 to 1 enables the ramp delay fast-lock function.
Setting DB18 to 0 disables this function.
Ramp Delay
Setting DB17 to 1 enables the ramp delay function. Setting
DB17 to 0 disables this function.
Delay Clock Select
Setting DB16 to 0 selects the PFD clock as the delay clock. Setting
DB16 to 1 selects PFD × CLK1 (CLK1 set by DB[14:3] in
Register R2) as delay clock.
Delayed Start Enable
Setting DB15 to 1 enables delayed start. Setting DB15 to 0
disables delayed start.
12-Bit Delayed Start Word
DB[14:3] determine the delay start word. The delay start word
affects the duration of the ramp start delay.
DB31
12-BIT DELAY START WORD
RESERVED
CONTROL
BITS
DB30 DB29 DB28 DB27 DB26 DB25 DB24 DB23 DB22 DB21 DB20 DB19 DB18 DB17 DB16 DB15 DB14 DB13 DB12 DB11 DB10 DB9
DB8
DB7
DB6
DB5
DB4
DB3
DB2
DB1
DB0
0000
000
0000
00
RDF1 RD1 DC1 DSE1 DS12 DS11 DS10 DS9
DS8
DS7
DS6
DS5
C3(1) C2(1) C1(1)
08
728
-1
18
DS12 DS11 .......... DS2 DS1
12-BIT DELAY START WORD
0
..........
0
..........
0
1
0
..........
1
0
2
0
..........
1
3
.
.......... .
.
.......... .
.
.......... .
.
1
..........
0
4092
1
..........
0
1
4093
1
..........
1
0
4094
1
..........
1
4095
DS4
DS3
DS1
DS2
DSE1
DEL START ENABLE
0DISABLE
1
ENABLE
DE
L
S
T
ART
E
N
DE
L
CL
K
S
E
L
RAM
P
DE
L
RAM
P
DE
L
FL
RDF1
RAMP DELAY FAST LOCK
0DISABLED
1
ENABLED
DC1
DEL CLK SEL
0PFD CLK
1PFD × CLK1
RD1
RAMP DELAY
0
DISABLED
1
ENABLED
Figure 30. Delay Register (R7) Map
相關(guān)PDF資料
PDF描述
X9409WV24-2.7T1 IC XDCP QUAD 64-TAP 10K 24-TSSOP
X9409WS24T1 IC XDCP QUAD 64-TAP 10K 24-SOIC
VE-B5Z-MU-S CONVERTER MOD DC/DC 2V 80W
X9409WS24IT1 IC XDCP QUAD 64-TAP 10K 24-SOIC
VE-B5Y-MU-S CONVERTER MOD DC/DC 3.3V 132W
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ADF4158WCCPZ 功能描述:IC FRAC-N FREQ SYNTH 24LFCSP 制造商:analog devices inc. 系列:- 包裝:托盤 零件狀態(tài):在售 類型:分?jǐn)?shù) N 合成器(RF) PLL:是 輸入:CMOS,TTL 輸出:時鐘 電路數(shù):1 比率 - 輸入:輸出:2:1 差分 - 輸入:輸出:是/無 頻率 - 最大值:6.1GHz 分頻器/倍頻器:是/是 電壓 - 電源:2.7 V ~ 3.3 V 工作溫度:-40°C ~ 125°C 安裝類型:表面貼裝 封裝/外殼:24-WFQFN 裸露焊盤 供應(yīng)商器件封裝:24-LFCSP-WQ(4x4) 標(biāo)準(zhǔn)包裝:1
ADF4158WCCPZ-RL7 功能描述:IC FRAC-N FREQ SYNTH 24LFCSP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:- 標(biāo)準(zhǔn)包裝:1,000 系列:Precision Edge® 類型:時鐘/頻率合成器 PLL:無 輸入:CML,PECL 輸出:CML 電路數(shù):1 比率 - 輸入:輸出:2:1 差分 - 輸入:輸出:是/是 頻率 - 最大:10.7GHz 除法器/乘法器:無/無 電源電壓:2.375 V ~ 3.6 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-VFQFN 裸露焊盤,16-MLF? 供應(yīng)商設(shè)備封裝:16-MLF?(3x3) 包裝:帶卷 (TR) 其它名稱:SY58052UMGTRSY58052UMGTR-ND
ADF4159 制造商:AD 制造商全稱:Analog Devices 功能描述:Direct Modulation/Fast Waveform Generating, 13 GHz, Fractional-N Frequency Synthesizer
ADF4159CCPZ 制造商:Analog Devices 功能描述:Fractional-N Frequency Synthesizer 24-Pin LFCSP EP Tray 制造商:Analog Devices 功能描述:DIRECT MODULATION/FAST WAVEFORM GENERATING, 13 GHZ, FRACTION - Trays 制造商:Analog Devices 功能描述:IC PLL FREQ SYNTHESIZER 24LFCSP 制造商:Analog Devices Inc. 功能描述:Phase Locked Loops - PLL
ADF4159CCPZ-RL7 制造商:Analog Devices 功能描述:Fractional-N Frequency Synthesizer 24-Pin LFCSP EP T/R 制造商:Analog Devices 功能描述:13GHZ FAST RAMP DIRECT MOD FRAC N PLL - Tape and Reel 制造商:Analog Devices Inc. 功能描述:Phase Locked Loops - PLL