參數(shù)資料
型號(hào): AMD-756
廠商: ADVANCED MICRO DEVICES INC
元件分類: 總線控制器
英文描述: Peripheral Bus Controller(外圍總線控制器)
中文描述: UNIVERSAL SERIAL BUS CONTROLLER, PBGA272
封裝: PLASTIC, BGA-272
文件頁(yè)數(shù): 363/368頁(yè)
文件大?。?/td> 5363K
代理商: AMD-756
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)第271頁(yè)第272頁(yè)第273頁(yè)第274頁(yè)第275頁(yè)第276頁(yè)第277頁(yè)第278頁(yè)第279頁(yè)第280頁(yè)第281頁(yè)第282頁(yè)第283頁(yè)第284頁(yè)第285頁(yè)第286頁(yè)第287頁(yè)第288頁(yè)第289頁(yè)第290頁(yè)第291頁(yè)第292頁(yè)第293頁(yè)第294頁(yè)第295頁(yè)第296頁(yè)第297頁(yè)第298頁(yè)第299頁(yè)第300頁(yè)第301頁(yè)第302頁(yè)第303頁(yè)第304頁(yè)第305頁(yè)第306頁(yè)第307頁(yè)第308頁(yè)第309頁(yè)第310頁(yè)第311頁(yè)第312頁(yè)第313頁(yè)第314頁(yè)第315頁(yè)第316頁(yè)第317頁(yè)第318頁(yè)第319頁(yè)第320頁(yè)第321頁(yè)第322頁(yè)第323頁(yè)第324頁(yè)第325頁(yè)第326頁(yè)第327頁(yè)第328頁(yè)第329頁(yè)第330頁(yè)第331頁(yè)第332頁(yè)第333頁(yè)第334頁(yè)第335頁(yè)第336頁(yè)第337頁(yè)第338頁(yè)第339頁(yè)第340頁(yè)第341頁(yè)第342頁(yè)第343頁(yè)第344頁(yè)第345頁(yè)第346頁(yè)第347頁(yè)第348頁(yè)第349頁(yè)第350頁(yè)第351頁(yè)第352頁(yè)第353頁(yè)第354頁(yè)第355頁(yè)第356頁(yè)第357頁(yè)第358頁(yè)第359頁(yè)第360頁(yè)第361頁(yè)第362頁(yè)當(dāng)前第363頁(yè)第364頁(yè)第365頁(yè)第366頁(yè)第367頁(yè)第368頁(yè)
Index
I-1
22548B/0
August 1999
AMD-756
Peripheral Bus Controller Data Sheet
Preliminary Information
A
A20M# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .58
,
329
Absolute Ratings. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 293
AD Bus . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 64
,
66
,
85
,
96
Address Generation, DMA. . . . . . . . . . . . . . . . . . . . . . . . . . . 94
AEN . . . . . . . . . . . . . . . . 29
,
79
,
308
,
310
,
315
,
317
,
319
,
328
AGND . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
APICCS# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .18
,
35
APM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .13
,
223
Arbiter, IDE. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
Arbitration, PCI Bus. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 83
Asserted. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
AVDD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
B
Back-to-Back Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 77
BALE . . . . . . . . . . . . . . . . . . . . 29
,
72
,
79
,
306
,
308
,
310
,
328
Base Class Code (Function 1) . . . . . . . . . . . . . . .263
,
278
281
Base Class Code, Function 3 . . . . . . . . . . . . . . . . . . . .225
,
272
BCLK . . . . . . . . . . . . . . . . . . 29
,
69
,
89
,
91
,
98
,
105
,
305
,
328
Block Diagram, AMD-645 Peripheral Bus Controller . . . . . 14
Bus Arbitration, PCI. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 83
Bus Master IDE Register I/O Location . . . . . . . . . . . . . . . . . 83
Bus Master Initiated Cycles, ISA . . . . . . . . . . . . . . . . . . . . . 80
Bus Master Reload (BMS_RLD) . . . . . . . . . . . . . . . . . . . . . 245
Bus Master Status (BM_STS). . . . . . . . . . . . . . . . . . . . . . . . 243
Bus Master, Function 1. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 270
C
C/BE[3:0]# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
,
74
,
302
Channel Mapping Registers, DMA . . . . . . . . . . . . . . . . . . . . 98
Clock Generation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 88
CMOS/RTC Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 197
Command Register. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 102
Command Register, Function 3 . . . . . . . . . . . . . . . . . .224
,
270
Configuration Read/Write . . . . . . . . . . . . . . . . . . . . . . . . . . . 75
Configuration Registers
AGP Virtual Address Space. 238
241
,
260
,
263
,
278
281
,
285
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 289
Base Address Register 1. . . . . . . . . . . . . . . . . . . . . . . . . . 272
Base Class Code, Function 3 . . . . . . . . . . . . . . . . . .225
,
272
Command Register, Function 3. . . . . . . . . . . . . . . .224
,
270
Device ID, Function 3. . . . . . . . . . . . . . . . . . . . . . . .224
,
270
General Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . 225
General Purpose SCI Enable . . . . . . . . . . . . . . . . . . . . . . 249
General Purpose SMI Enable . . . . 250
,
252
253
,
255
256
General Purpose Status (GP_STS) . . . . . . . . . . . . . . . . . 248
GPI Port Input Value (GPI_VAL) .274
,
276
278
,
280
281
,
283
GPIO Direction Control (GPIO_DIR) . . . . . . . . . . . . . . . 260
GPIO Port Output Value (GPIO_VAL) . 268
269
,
275
276
,
285
GPO Port Output Value (GPO_VAL). . . . . . . . . . . . 265
269
Header Type, Function 3 . . . . . . . . . . . . . . . . .225
,
272
273
I/O Register Base Address . . . . . . . . . . . . . . . . . . . . . . . . 230
Latency Timer, Function 3. . . . . . . . . . . . . . . . . . . .225
,
272
Master Interrupt Controller . . . . . . . . . . . . . . . . . . . . . . 194
Power Management Control . . . . . . . . . . . . . . . . . . . . . . 245
Power Management Enable . . . . . . . . . . . . . . . . . . . . . . . 244
Power Management Status. . . . . . . . . . . . . . . . . . . .239
,
243
Power Management Timer . . . . . . . . . . . . . . . . . . . . . . . 246
Primary Activity Detect Enable. . . . . . . . . . . 257
258
,
282
Primary Activity Detect Status . . . . . . . . . . . . . . . . . . . 257
Primary Interrupt Channel. . . . . . . . . . . . . . . . . . . . . . . 227
Processor Control. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 247
Processor Level 3 (P_LVL3) . . . . . . . . . . . . . . . . . . . . . . 248
Programming Interface, Function 3. . . . . . . . . . . . 224
,
271
Revision ID, Function 3. . . . . . . . . . . . . . . . . . . . . . 224
,
271
SCI Interrupt . . . . . . . . . . . . . . . . . . . . . . . . . . 226
,
231
233
Secondary Channel PRD Table Address . . . . . . . . . . . . 223
Secondary Interrupt Channel. . . . . . . . . . . . . . . . . . . . . 228
Slave Interrupt Controller . . . . . . . . . . . . . . . . . . . . . . . 194
SMI Command (SMI_CMD) . . . . . . . . . . . . . . . . . . . . . . 256
Status
Function 0. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 271
Status, Function 3 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 224
Sub Class Code, Function 3 . . . . . . . . . . . . . . . . . . 225
,
272
Vendor ID, Function 3 . . . . . . . . . . . . . . . . . . . . . . . 224
,
270
CPU Interface
APICCS#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
,
35
CPURST . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
,
329
FERR#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
,
329
IGNNE#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
,
329
INIT. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
,
162
INTR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
,
247
248
,
329
NMI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
,
30
,
159
Signals. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
SMI# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
21
,
329
STPCLK# . . . . . . . . . . . . . . . . . . . . . . . . . . 21
,
247
248
,
329
CPURST . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
,
329
D
DA[2:0] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
,
321
DACK#. . . . . . . . . . . . . . . . . 78
,
93
,
98
99
,
314
315
,
317
,
319
DC Characteristics. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 294
DD[15:0] . . . . . . . . . . . . . . . . . . . . . . . 39
40
,
42
45
,
321
,
323
DDACKA#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
DDACKB# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
DDMARDYA#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
,
328
DDMARDYB#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
DDRQA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
41
,
328
DDRQB . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
42
,
328
Decoding, Subtractive . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 77
Device ID, Function 3 . . . . . . . . . . . . . . . . . . . . . . . . . 224
,
270
DEVSEL# . . . . . . . . . 9
10
,
23
,
28
,
75
,
84
87
,
271
,
302
,
328
DIORA#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 42
,
328
DIORB#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 42
,
328
DIOWA# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 42
,
328
DIOWB# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43
,
328
Direct Memory Access. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91
Distributed DMA Control . . . . . . . . . . . . . . . . . . . . . . . . . . 212
Distributed DMA Support. . . . . . . . . . . . . . . . . . . . . . . . . . 100
DMA
Address Generation. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 94
Addressing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 103
Channel Mapping Registers . . . . . . . . . . . . . . . . . . . . . . . 98
Control Registers. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 102
Controller I/O Registers . . . . . . . . . . . . . . . . . . . . . . . . . 192
Controller Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91
Controllers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91
DACK#. . . . . . . . . . . . . . . 78
,
93
,
98
99
,
314
315
,
317
,
319
相關(guān)PDF資料
PDF描述
AMD ATHLON 32-Bit Microprocessor with 3D Multimedia Performance and Digital Video(32位微處理器帶3D多媒體性能和數(shù)字視頻)
AMD-K5 32-Bit Superior Price/Performance Value Microprocessor(32位高性/價(jià)比微處理器)
AMD-K6-2 32 Bit Microprocessor With 64-Kbyte Level-one Cache High-Performance and Multimedia Execution Unit(帶64K字節(jié)緩存和高性能多媒體執(zhí)行單元的32位微處理器)
AMD-K6-III 32-Bit Microprocessor Advanced RISC86 Superscalar Microarchitecture and 3D Technology(32位微處理器帶3D技術(shù)和高級(jí)的RISC86超標(biāo)量微體系結(jié)構(gòu))
AMD-K6 Circular Connector; No. of Contacts:5; Series:MS27497; Body Material:Aluminum; Connecting Termination:Crimp; Connector Shell Size:14; Circular Contact Gender:Pin; Circular Shell Style:Wall Mount Receptacle; Insert Arrangement:14-5 RoHS Compliant: No
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AMD-756AC\T 制造商:Advanced Micro Devices 功能描述:
AMD-760 制造商:未知廠家 制造商全稱:未知廠家 功能描述:AMD-760 - AMD-760 MPX Chipset Overview
AMD-760MP 制造商:未知廠家 制造商全稱:未知廠家 功能描述:AMD-760 MP - AMD-760 MP Chipset Overview
AMD-760MPX 制造商:未知廠家 制造商全稱:未知廠家 功能描述:AMD-760 MPX - The AMD-760 MPX Platform for the AMD Athlon MP Processor
AMD-761 制造商:未知廠家 制造商全稱:未知廠家 功能描述:AMD-761 - AMD-761 System Controller Software/BIOS Design Guide