參數(shù)資料
型號(hào): CY39100V388B-125MGXC
廠商: CYPRESS SEMICONDUCTOR CORP
元件分類: PLD
英文描述: LOADABLE PLD, 10 ns, PBGA388
封裝: 35 X 35 MM, 1.27 MM PITCH, LEAD FREE, BGA-388
文件頁數(shù): 14/86頁
文件大?。?/td> 2677K
代理商: CY39100V388B-125MGXC
Delta39K ISR
CPLD Family
Document #: 38-03039 Rev. *I
Page 21 of 86
Internal Parameters
tCHMCHAA
Asynchronous channel memory access time from input of channel memory to output of channel memory
Channel Memory Timing Parameter Descriptions Over the Operating Range (continued)
Parameter
Description
Switching Characteristics—Parameter Values Over the Operating Range
Parameter
233
200
181
125
83
Unit
Min.
Max.
Min.
Max.
Min.
Max.
Min.
Max.
Min.
Max.
Combinatorial Mode Parameters
tPD
7.2
7.5
8.5
10
15
ns
tEA
4.5
5.0
5.6
9.0
10
ns
tER
4.5
5.0
5.3
9.0
10
ns
tPRR
6.0
8.0
10
ns
tPRO
9.5
10
10.5
13
15
ns
tPRW
3.3
3.6
4.0
6.0
7.0
ns
Synchronous Clocking Parameters
tMCS
2.7
3.0
3.5
5.0
6.7
ns
tMCH
0
ns
tMCCO
5.8
6.0
7.0
10
12
ns
tIOS
1.0
1.2
2.0
2.5
ns
tIOH
0.9
1.0
1.2
2.0
2.5
ns
tIOCO
3.8
4.0
4.5
7.0
8.0
ns
tSCS
3.4
3.5
3.6
6.4
9.6
ns
tSCS2
4.3
4.5
5.5
8.0
12
ns
tICS
4.5
5.0
5.5
8.0
12
ns
tOCS
4.5
5.0
5.5
8.0
12
ns
tCHZ
3.5
3.8
6.0
7.0
ns
tCLZ
1.5
ns
fMAX
294
286
278
156
104
MHz
fMAX2
233
222
181
125
83
MHz
Product Term Clocking Parameters
tMCSPT
2.7
3.0
3.3
5.0
6.0
ns
tMCHPT
0.9
1.0
1.4
2.0
2.5
ns
tMCCOPT
7.5
8.0
8.8
11.0
15.0
ns
tSCS2PT
6.0
6.5
7.2
10.0
15.0
ns
Channel Interconnect Parameters
tCHSW
0.9
1.0
1.2
1.7
2.0
ns
tCL2CL
1.8
2.0
2.3
2.8
3.0
ns
Miscellaneous Parameters
tCPLD
2.8
3.0
3.3
4.0
5.0
ns
tMCCD
0.22
0.25
0.28
0.35
0.38
ns
PLL Parameters
tMCCJ
–150
150
–150
150
–150
150
–180
180
–200
200
ps
tDWSA
–1.35
–0.85
–1.35
–0.85
–1.35
–0.85
–2.0
–1.5
–2.9
–2.4
ns
tDWOSA
–150
150
–150
150
–150
150
–180
180
–200
200
ps
tLOCK
250
ms
相關(guān)PDF資料
PDF描述
CY39100V388B-83MGXC LOADABLE PLD, 15 ns, PBGA388
CY39200V208-125NTXC LOADABLE PLD, 10 ns, PQFP208
CY39050V208-125NTXC LOADABLE PLD, 10 ns, PQFP208
CY39050V208-125NTXI LOADABLE PLD, 10 ns, PQFP208
CY39050V208-233NTXC LOADABLE PLD, 7.2 ns, PQFP208
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
CY39100V388B-200MGC 制造商:Cypress Semiconductor 功能描述:
CY39100V388B-200MGXC 功能描述:IC CPLD 100K GATE 388-BGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - CPLD(復(fù)雜可編程邏輯器件) 系列:Delta 39K™ ISR™ 標(biāo)準(zhǔn)包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時(shí)間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應(yīng)商設(shè)備封裝:208-PQFP(28x28) 包裝:托盤
CY39100V388B-83MGC 制造商:Cypress Semiconductor 功能描述:
CY39100V388B-83MGXC 功能描述:IC CPLD 100K GATE 388-BGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - CPLD(復(fù)雜可編程邏輯器件) 系列:Delta 39K™ ISR™ 標(biāo)準(zhǔn)包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時(shí)間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應(yīng)商設(shè)備封裝:208-PQFP(28x28) 包裝:托盤
CY39100V484-125BBC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities