參數(shù)資料
型號(hào): EPM7512BFC256-5
廠商: Altera
文件頁(yè)數(shù): 48/66頁(yè)
文件大?。?/td> 0K
描述: IC MAX 7000 CPLD 512 256-FBGA
標(biāo)準(zhǔn)包裝: 90
系列: MAX® 7000B
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時(shí)間 tpd(1): 5.5ns
電壓電源 - 內(nèi)部: 2.375 V ~ 2.625 V
邏輯元件/邏輯塊數(shù)目: 32
宏單元數(shù): 512
門數(shù): 10000
輸入/輸出數(shù): 212
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 256-BGA
供應(yīng)商設(shè)備封裝: 256-FBGA(17x17)
包裝: 托盤
其它名稱: 544-2361
52
Altera Corporation
MAX 7000B Programmable Logic Device Data Sheet
Table 31. EPM7512B Internal Timing Parameters
Symbol
Parameter
Conditions
Speed Grade
Unit
-5
-7
-10
Min
Max
Min
Max
Min
Max
tIN
Input pad and buffer delay
0.3
0.5
ns
tIO
I/O input pad and buffer delay
0.3
0.5
ns
tFIN
Fast input delay
2.2
3.2
4.0
ns
tFIND
Programmable delay adder for
fast input
1.5
ns
tSEXP
Shared expander delay
1.5
2.1
2.7
ns
tPEXP
Parallel expander delay
0.4
0.5
0.7
ns
tLAD
Logic array delay
1.7
2.3
3.0
ns
tLAC
Logic control array delay
1.5
2.0
2.6
ns
tIOE
Internal output enable delay
0.1
0.2
ns
tOD1
Output buffer and pad delay
slow slew rate = off
VCCIO = 3.3 V
C1 = 35 pF
0.9
1.2
1.6
ns
tOD3
Output buffer and pad delay
slow slew rate = on
VCCIO = 2.5 V or 3.3 V
C1 = 35 pF
5.9
6.2
6.6
ns
tZX1
Output buffer enable delay
slow slew rate = off
VCCIO = 3.3 V
C1 = 35 pF
2.8
3.8
5.0
ns
tZX3
Output buffer enable delay
slow slew rate = on
VCCIO = 2.5 V or 3.3 V
C1 = 35 pF
7.8
8.8
10.0
ns
tXZ
Output buffer disable delay
C1 = 5 pF
2.8
3.8
5.0
ns
tSU
Register setup time
1.5
2.0
2.6
ns
tH
Register hold time
0.4
0.5
0.7
ns
tFSU
Register setup time of fast input
0.8
1.1
ns
tFH
Register hold time of fast input
1.2
1.4
ns
tRD
Register delay
0.5
0.7
1.0
ns
tCOMB
Combinatorial delay
0.2
0.3
0.4
ns
tIC
Array clock delay
1.8
2.4
3.1
ns
tEN
Register enable time
1.5
2.0
2.6
ns
tGLOB
Global control delay
2.0
2.8
3.6
ns
tPRE
Register preset time
1.0
1.4
1.9
ns
tCLR
Register clear time
1.0
1.4
1.9
ns
tPIA
PIA delay
2.4
3.4
4.5
ns
tLPA
Low-power adder
2.0
2.7
3.6
ns
相關(guān)PDF資料
PDF描述
EPM9560RI240-20 IC MAX 9000 CPLD 560 240-RQFP
ET80960JT10016 IC MPU I960JT 3V 100MHZ 132-QFP
EX256-PTQG100I IC FPGA ANTIFUSE 12K 100-TQFP
EXPANDIO-USB-FS-DIL-28 IC I/O EXPANDER USB 21B 28DIP
FIN1001M5 IC DRIVER 3.3V LVDS HS SOT-23
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EPM7512BFC256-5N 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 512 Macro 212 IOs RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7512BFC256-7 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 512 Macro 212 IOs RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7512BFC256-7N 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 512 Macro 212 IOs RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7512BFI256-10 制造商:未知廠家 制造商全稱:未知廠家 功能描述:
EPM7512BFI256-7 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 512 Macro 212 IOs RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100