參數(shù)資料
型號: HC05H12GRS
英文描述: 68HC(7)05H12 General Release Specification
中文描述: 68HC(7)05H12總發(fā)行規(guī)格
文件頁數(shù): 138/196頁
文件大小: 1289K
代理商: HC05H12GRS
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁當(dāng)前第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁
L
G
R
Serial Communications Interface (SCI)
General Release Specification
MC68HC(7)05H12
Rev. 1.0
136
Serial Communications Interface (SCI)
For More Information On This Product,
Go to: www.freescale.com
MOTOROLA
11.8.2 Serial Communications Control Register 1 (SCCR1)
R8 — Receive Data Bit 8
This bit is the ninth serial data bit received when the SCI system is
configured for nine data bit operation (M = 1). The most significant bit
(bit 8) of the received character is transferred into this bit at the same
time as the remaining eight bits (bits 0 – 7) are transferred from the
serial receive shift register to the SCI receive data register.
T8 — Transmit Data Bit 8
This bit is the ninth data bit to be transmitted when the SCI system is
configured for nine data bit operation (M = 1). When the eight low
order bits (bits 0–7) of a transmit character are transferred from the
SCI data register to the serial transmit shift register, this bit (bit 8) is
transferred to the ninth bit position of the shift register.
M — Mode (Select Character Format)
The M bit controls the character length for both the transmitter and
receiver at the same time. The 9th data bit is most commonly used as
an extra stop bit or in conjunction with the “address mark” wake-up
method. It can also be used as a parity bit.
1 =
1 start bit, 8 data bits + 9th data bit, 1 stop bit
0 =
1 start bit, 8 data bits, 1 stop bit
WAKE — Wake-up Mode Select
1 =
0 =
Wake-up on address mark
Wake-up on idle line
$0048
Bit 7
6
5
4
3
2
1
Bit 0
Read:
R8
T8
0
M
WAKE
0
0
0
Write:
Reset:
U
U
U
U
U
U
U
U
Figure 11-8. SCI Control Register 1 (SCCR1)
F
Freescale Semiconductor, Inc.
n
.
相關(guān)PDF資料
PDF描述
HC05J5AGRS 68HC(7)05J5A General Release Specification
HC05J5GRS 68HC05J5 General Release Specification
HC05JB3GRS 68HC05JB3 and 68HC705JB3 General Release Specification
HC05JB4GRS 68HC(7)05JB4 General Release Specification
HC05JJ6GRS 68HC05JJ6 and 68HC05JP6 General Release Specification
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
HC05J5AGRS 制造商:未知廠家 制造商全稱:未知廠家 功能描述:68HC(7)05J5A General Release Specification
HC05J5GRS 制造商:未知廠家 制造商全稱:未知廠家 功能描述:68HC05J5 General Release Specification
HC05JB3GRS 制造商:未知廠家 制造商全稱:未知廠家 功能描述:68HC05JB3 and 68HC705JB3 General Release Specification
HC05JB4GRS 制造商:未知廠家 制造商全稱:未知廠家 功能描述:68HC(7)05JB4 General Release Specification
HC05JJ6GRS 制造商:未知廠家 制造商全稱:未知廠家 功能描述:68HC05JJ6 and 68HC05JP6 General Release Specification