參數(shù)資料
型號: HC05H12GRS
英文描述: 68HC(7)05H12 General Release Specification
中文描述: 68HC(7)05H12總發(fā)行規(guī)格
文件頁數(shù): 57/196頁
文件大?。?/td> 1289K
代理商: HC05H12GRS
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁當前第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁
CPU and Instruction Set
Instruction Set Summary
MC68HC(7)05H12
Rev. 1.0
General Release Specification
MOTOROLA
CPU and Instruction Set
For More Information On This Product,
Go to: www.freescale.com
55
L
G
R
JSR opr
JSR opr
JSR oprX
JSR oprX
JSR ,X
Jump to Subroutine
PC
(PC) + n (n = 1, 2, or 3)
Push (PCL); SP
(SP) – 1
Push (PCH); SP
(SP) – 1
PC
Effective Address
— — — — —
DIR
EXT
IX2
IX1
IX
BD
CD
DD
ED
FD
dd
hh ll
ee ff
ff
5
6
7
6
5
LDA #opr
LDA opr
LDA opr
LDA oprX
LDA oprX
LDA ,X
Load Accumulator with Memory Byte
A
(M)
— —
¤
¤
IMM
DIR
EXT
IX2
IX1
IX
A6
B6
C6
D6
E6
F6
ii
dd
hh ll
ee ff
ff
2
3
4
5
4
3
LDX #opr
LDX opr
LDX opr
LDX oprX
LDX oprX
LDX ,X
Load Index Register with Memory Byte
X
(M)
— —
¤
¤
IMM
DIR
EXT
IX2
IX1
IX
AE
BE
CE
DE
EE
FE
ii
dd
hh ll
ee ff
ff
2
3
4
5
4
3
LSL opr
LSLA
LSLX
LSL oprX
LSL ,X
Logical Shift Left (Same as ASL)
— —
¤
¤
¤
DIR
INH
INH
IX1
IX
38
48
58
68
78
dd
ff
5
3
3
6
5
LSR opr
LSRA
LSRX
LSR oprX
LSR ,X
Logical Shift Right
— — 0
¤
¤
DIR
INH
INH
IX1
IX
34
44
54
64
74
dd
ff
5
3
3
6
5
MUL
Unsigned Multiply
X : A
(X)
×
(A)
0 — — — 0
INH
42
11
NEG opr
NEGA
NEGX
NEG oprX
NEG ,X
Negate Byte (Two’s Complement)
M
–(M) = $00 – (M)
A
–(A) = $00 – (A)
X
–(X) = $00 – (X)
M
–(M) = $00 – (M)
M
–(M) = $00 – (M)
— —
¤
¤
¤
DIR
INH
INH
IX1
IX
30
40
50
60
70
dd
ff
5
3
3
6
5
NOP
No Operation
— — — — —
INH
9D
2
ORA #opr
ORA opr
ORA opr
ORA oprX
ORA oprX
ORA ,X
Logical OR Accumulator with Memory
A
(A)
(M)
— —
¤
¤
IMM
DIR
EXT
IX2
IX1
IX
AA
BA
CA
DA
EA
FA
ii
dd
hh ll
ee ff
ff
2
3
4
5
4
3
ROL opr
ROLA
ROLX
ROL oprX
ROL ,X
Rotate Byte Left through Carry Bit
— —
¤
¤
¤
DIR
INH
INH
IX1
IX
39
49
59
69
79
dd
ff
5
3
3
6
5
Table 3-6. Instruction Set Summary (Continued)
Source
Form
Operation
Description
Effect on
CCR
A
M
O
O
C
H I N Z C
C
b0
b7
0
b0
b7
C
0
C
b0
b7
F
Freescale Semiconductor, Inc.
n
.
相關PDF資料
PDF描述
HC05J5AGRS 68HC(7)05J5A General Release Specification
HC05J5GRS 68HC05J5 General Release Specification
HC05JB3GRS 68HC05JB3 and 68HC705JB3 General Release Specification
HC05JB4GRS 68HC(7)05JB4 General Release Specification
HC05JJ6GRS 68HC05JJ6 and 68HC05JP6 General Release Specification
相關代理商/技術參數(shù)
參數(shù)描述
HC05J5AGRS 制造商:未知廠家 制造商全稱:未知廠家 功能描述:68HC(7)05J5A General Release Specification
HC05J5GRS 制造商:未知廠家 制造商全稱:未知廠家 功能描述:68HC05J5 General Release Specification
HC05JB3GRS 制造商:未知廠家 制造商全稱:未知廠家 功能描述:68HC05JB3 and 68HC705JB3 General Release Specification
HC05JB4GRS 制造商:未知廠家 制造商全稱:未知廠家 功能描述:68HC(7)05JB4 General Release Specification
HC05JJ6GRS 制造商:未知廠家 制造商全稱:未知廠家 功能描述:68HC05JJ6 and 68HC05JP6 General Release Specification