參數(shù)資料
型號: SI5351B-A-GT
廠商: Silicon Laboratories Inc
文件頁數(shù): 16/72頁
文件大小: 0K
描述: IC CLK GEN PLL BLANK CUST 10MSOP
標(biāo)準包裝: 50
系列: MultiSynth™
類型: *
PLL:
輸入: 晶體
輸出: CMOS
電路數(shù): 1
比率 - 輸入:輸出: 1:8
差分 - 輸入:輸出: 無/無
頻率 - 最大: 133MHz
除法器/乘法器: 是/無
電源電壓: 2.25 V ~ 3.63 V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 10-TFSOP,10-MSOP(0.118",3.00mm 寬)
供應(yīng)商設(shè)備封裝: 10-MSOP
包裝: 管件
Si5351A/B/C
Preliminary Rev. 0.95
23
7. Register Map Summary
The following is a summary of the register map used to read status, control, and configure the Si5351.
Register
7
6
5
4
3
2
1
0
0
SYS_INIT
LOL_B
LOL_A
LOS
REVID[1:0]
1
SYSCAL_
STKY
LOS_B_
STKY
LOL_A_
STKY
LOS_
STKY
2
SYSCAL_
MASK
LOS_B_
MASK
LOL_A _
MASK
LOS_
MASK
3
CLK7_EN
CLK6_EN
CLK5_EN
CLK4_EN
CLK3_EN
CLK2_EN
CLK1_EN
CLK0_EN
4–8
Reserved
9
OEB_CLK7
OEB_CLK6
OEB_CLK5
OEB_CLK4
OEB_CLK3
OEB_CLK2
OEB_CLK1
OEB_CLK0
10–14
Reserved
15
0
PLLB_SRC
PLLA_SRC
0
16
CLK0_PDN
MS0_INT
MS0_SRC
CLK0_INV
CLK0_SRC[1:0]
CLK0_IDRV[1:0]
17
CLK1_PDN
MS1_INT
MS1_SRC
CLK1_INV
CLK1_SRC[1:0]
CLK1_IDRV[1:0]
18
CLK2_PDN
MS2_INT
MS2_SRC
CLK2_INV
CLK2_SRC[1:0]
CLK2_IDRV[1:0]
19
CLK3_PDN
MS3_INT
MS3_SRC
CLK3_INV
CLK3_SRC[1:0]
CLK3_IDRV[1:0]
20
CLK4_PDN
MS4_INT
MS4_SRC
CLK4_INV
CLK4_SRC[1:0]
CLK4_IDRV[1:0]
21
CLK5_PDN
MS5_INT
MS5_SRC
CLK5_INV
CLK5_SRC[1:0]
CLK5_IDRV[1:0]
22
CLK6_PDN
FBA_INT
MS6_SRC
CLK6_INV
CLK6_SRC[1:0]
CLK6_IDRV[1:0]
23
CLK7_PDN
FBB_INT
MS6_SRC
CLK7_INV
CLK7_SRC[1:0]
CLK7_IDRV[1:0]
24
CLK3_DIS_STATE
CLK2_DIS_STATE
CLK1_DIS_STATE
CLK0_DIS_STATE
25
CLK7_DIS_STATE
CLK6_DIS_STATE
CLK5_DIS_STATE
CLK4_DIS_STATE
26–41
PLL, MultiSynth, and output clock delay offset Configuration Registers.
Use ClockBuilder Desktop Software to Determine These Register Values.
42
MS0_P3[15:8]
43
MS0_P3[7:0]
44
R0_DIV[2:0]
MS0_P1[17:16]
45
MS0_P1[15:8]
46
MS0_P1[7:0]
47
MS0_P3[19:16]
MS0_P2[19:16]
48
MS0_P2[15:8]
49
MS0_P2[7:0]
50
MS1_P3[15:8]
51
MS1_P3[7:0]
52
R1_DIV[2:0]
MS1_P1[17:16]
53
MS1_P1[15:8]
54
MS1_P1[7:0]
55
MS1_P3[19:16]
MS1_P2[19:16]
56
MS1_P2[15:8]
57
MS1_P2[7:0]
58
MS2_P3[15:8]
59
MS2_P3[7:0]
60
R2_DIV[2:0]
MS2_P1[17:16]
61
MS2_P1[15:8]
62
MS2_P1[7:0]
63
MS2_P3[19:16]
MS2_P2[19:16]
64
MS2_P2[15:8]
65
MS2_P2[7:0]
相關(guān)PDF資料
PDF描述
X9C503SIT1 IC XDCP 100-TAP 50K EE 8-SOIC
IDT2308A-4DCG8 IC CLOCK MULT ZD STD DRV 16-SOIC
IDT2308A-3DCG8 IC CLOCK MULT ZD STD DRV 16-SOIC
IDT2308A-2HDCG8 IC CLOCK MULT ZD HI DRV 16-SOIC
IDT2308A-1DCG8 IC CLOCK MULT ZD STD DRV 16-SOIC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
Si5351B-A-GU 功能描述:時鐘發(fā)生器及支持產(chǎn)品 AnyRate 2 PLL 125MHz Clk w/VCXO&I2C 8out RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56
SI5351B-A-GUR 功能描述:時鐘發(fā)生器及支持產(chǎn)品 Dual PLL 133MHz Clk VCXO and I2C 8 Outs RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56
Si5351B-Axxxxx-GM 功能描述:時鐘發(fā)生器及支持產(chǎn)品 Any-Rate, Dual PLL 133MHz Clock with VCXO and I2C, 8 outputs, 20-QFN (customized) RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56
Si5351B-Axxxxx-GU 功能描述:時鐘發(fā)生器及支持產(chǎn)品 Any-Rate, Dual PLL 133MHz Clock with VCXO and I2C, 8 outputs, 24-QSOP (customized) RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-56
SI5351B-B01556-GM 制造商:Silicon Laboratories Inc 功能描述:CLOCK - Trays