參數(shù)資料
型號(hào): XC3S400-4FTG256I
廠商: Xilinx Inc
文件頁數(shù): 53/272頁
文件大?。?/td> 0K
描述: SPARTAN3A FPGA 400K STD 256FTBGA
標(biāo)準(zhǔn)包裝: 90
系列: Spartan®-3
LAB/CLB數(shù): 896
邏輯元件/單元數(shù): 8064
RAM 位總計(jì): 294912
輸入/輸出數(shù): 173
門數(shù): 400000
電源電壓: 1.14 V ~ 1.26 V
安裝類型: 表面貼裝
工作溫度: -40°C ~ 100°C
封裝/外殼: 256-LBGA
供應(yīng)商設(shè)備封裝: 256-FTBGA
其它名稱: 122-1716
XC3S400-4FTG256I-ND
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁當(dāng)前第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁
Spartan-3 FPGA Family: Pinout Descriptions
DS099 (v3.1) June 27, 2013
Product Specification
146
TQ144 Footprint
X-Ref Target - Figure 46
Figure 46: TQ144 Package Footprint (Top View). Note pin 1 indicator in top-left corner and logo orientation.
51
I/O: Unrestricted, general-purpose user I/O
12
DUAL: Configuration pin, then possible
user I/O
12
VREF: User I/O or input voltage reference for
bank
14
DCI: User I/O or reference resistor input for
bank
8
GCLK: User I/O or global clock buffer
input
12
VCCO: Output voltage supply for bank
7
CONFIG: Dedicated configuration pins
4
JTAG: Dedicated JTAG port pins
4
VCCINT: Internal core voltage supply (+1.2V)
0
N.C.: No unconnected pins in this package
16
GND: Ground
4
VCCAUX: Auxiliary voltage supply (+2.5V)
IO
TD
I
PROG_
B
HS
W
AP_EN
IO
_L01N_0/
VRP_
0
IO
_L01P_0/
VRN_
0
GN
D
VCCO_TOP
IO
_L27N_0
GN
D
IO
_L27P_0
VCCAUX
VCCINT
IO
_L30N_0
IO
_L30P_0
IO
_L31N_0
IO
_L31P_0/
VREF_0
IO
_L32N_0
/G
C
LK
7
IO
_L32P_0
/G
C
LK
6
VCCO_TOP
IO
_L32N_1
/G
C
LK
5
IO
_L32P_1
/G
C
LK
4
IO
_L31N_1/
VREF_1
IO
_L31P_1
VCCINT
VCCAUX
IO
_L28N_
1
IO
_L28P_
1
GN
D
IO
VCCO_TOP
GN
D
IO
_L01N_1/
VRP_
1
IO
_L01P_1/
VRN_
1
TM
S
TC
K
TD
O
144
143
142
141
140
139
138
137
136
135
134
133
132
131
130
129
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
IO_L01P_7/VRN_7
1
108
IO_L01N_2/VRP_2
IO_L01N_7/VRP_7
2
107
IO_L01P_2/VRN_2
VCCO_LEFT
3
X
106
VCCO_RIGHT
IO/VREF_7
4
105
IO_L20N_2
IO_L20P_7
5
104
IO_L20P_2
IO_L20N_7
6
103
IO_L21N_2
IO_L21P_7
7
102
IO_L21P_2
IO_L21N_7
8
101
GND
GN D
9
100
IO_L22N_2
IO_L22P_7
10
99
IO_L22P_2
IO_L22N_7
11
98
IO_L23N_2/VREF_2
IO_L23P_7
12
97
IO_L23P_2
IO_L23N_7
13
96
IO_L24N_2
IO_L24P_7
14
95
IO_L24P_2
IO_L24N_7
15
94
GND
GN D
16
93
IO_L40N_2
IO_L40P_7
17
92
IO_L40P_2/VREF_2
IO_L40N_7/VREF_7
18
91
VCCO_RIGHT
VCCO_LEFT
19
90
IO_L40N_3/VREF_3
IO_L40P_6/VREF_6
20
8
9
IO_L40P_3
IO_L40N_6
21
88
GND
GN D
22
8
7
IO_L24N_3
IO_L24P_6
23
8
6
IO_L24P_3
IO_L24N_6/VREF_6
24
8
5
IO_L23N_3
IO_L23P_6
25
8
4
IO_L23P_3/VREF_3
IO_L23N_6
26
8
3
IO_L22N_3
IO_L22P_6
27
8
2
IO_L22P_3
IO_L22N_6
28
81
GND
GN D
29
8
0
IO_L21N_3
IO_L21P_6
30
79
IO_L21P_3
IO_L21N_6
31
78
IO_L20N_3
IO_L20P_6
32
77
IO_L20P_3
IO_L20N_6
33
76
IO
VCCO_LEFT
34
75
VCCO_RIGHT
IO_L01P_6/VRN_6
35
74
IO_L01N_3/VRP_3
IO_L01N_6/VRP_6
36
73
IO_L01P_3/VRN_3
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
M1
M0
M2
IO
_L01P_5/
CS_B
_L01N_5/
RD
W
R_
B
GN
D
VCCO_BOTTOM
IO/VREF_
5
GN
D
IO
_L28P_5/
D7
IO
_L28N_5/
D6
VCCAUX
VCCINT
IO
_L31P_5/
D5
IO
_L31N_5/
D4
IO
_L32P_5
/G
C
LK
2
IO
_L32N_5
/G
C
LK
3
VCCO_BOTTO
M
IO
_L32P_4
/G
C
LK
0
IO
_L32N_4
/G
C
LK
1
IO_L31P_4/DOUT/BUSY
IO
_L31N_4
/INIT
_
B
IO
_L30P_4/
D3
IO
_L30N_4/
D2
VCCINT
VCCAUX
IO
_L27P_4/
D1
GN
D
IO
_L27N_4/
DIN/D0
VCCO_BOTTO
M
GN
D
IO
_L01P_4/
VRN_
4
IO
_L01N_4/
VRP_
4
IO/VREF_
4
DONE
CCL
K
Bank 5
(no DCI)
Bank
3
Bank
2
VCCO for
Top Edge
VCCO
for
Right
Edge
VCCO for Bottom Edge
Bank 0
Bank 1
Bank
7
Bank 4
Bank
6
VCCO
for
Left
Edge
DS099-4_08_121103
相關(guān)PDF資料
PDF描述
GPC41-12G PS SWITCHER 40W 12V 3.3A
KA7812ETSTU IC REG LDO 12V 1A TO-220
XC6SLX16-3FTG256I IC FPGA SPARTAN 6 14K 256FTGBGA
VI-21H-EU CONVERTER MOD DC/DC 52V 200W
VI-B6N-CY-S CONVERTER MOD DC/DC 18.5V 50W
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XC3S400-4FTG256I4022 制造商:Xilinx 功能描述:
XC3S400-4PQ208C 功能描述:IC SPARTAN-3 FPGA 400K 208PQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Spartan®-3 標(biāo)準(zhǔn)包裝:40 系列:Spartan® 6 LX LAB/CLB數(shù):3411 邏輯元件/單元數(shù):43661 RAM 位總計(jì):2138112 輸入/輸出數(shù):358 門數(shù):- 電源電壓:1.14 V ~ 1.26 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:676-BGA 供應(yīng)商設(shè)備封裝:676-FBGA(27x27)
XC3S400-4PQ208CES 制造商:Xilinx 功能描述:
XC3S400-4PQ208I 制造商:Xilinx 功能描述:FPGA SPARTAN-3 400K GATES 8064 CELLS 630MHZ 1.2V 208PQFP - Trays
XC3S400-4PQG208C 功能描述:IC SPARTAN-3 FPGA 400K 208-PQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Spartan®-3 標(biāo)準(zhǔn)包裝:60 系列:XP LAB/CLB數(shù):- 邏輯元件/單元數(shù):10000 RAM 位總計(jì):221184 輸入/輸出數(shù):244 門數(shù):- 電源電壓:1.71 V ~ 3.465 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:388-BBGA 供應(yīng)商設(shè)備封裝:388-FPBGA(23x23) 其它名稱:220-1241