參數(shù)資料
型號: ADSP-21478KCPZ-1A
廠商: Analog Devices Inc
文件頁數(shù): 28/76頁
文件大小: 0K
描述: IC DSP SHARK 200MHZ 88LFCSP
標(biāo)準(zhǔn)包裝: 1
系列: SHARC®
類型: 浮點
接口: DAI,DPI,EBI/EMI,I²C,SPI,SPORT,UART/USART
時鐘速率: 200MHz
非易失內(nèi)存: ROM(4Mb)
芯片上RAM: 3Mb
電壓 - 輸入/輸出: 3.30V
電壓 - 核心: 1.20V
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 88-VFQFN 裸露焊盤,CSP
供應(yīng)商設(shè)備封裝: 88-LFCSP-VQ(12x12)
包裝: 托盤
Rev. C
|
Page 34 of 76
|
July 2013
Precision Clock Generator (Direct Pin Routing)
This timing is only valid when the SRU is configured such that
the precision clock generator (PCG) takes its inputs directly
from the DAI pins (via pin buffers) and sends its outputs
directly to the DAI pins. For the other cases, where the PCG’s
inputs and outputs are not directly routed to/from DAI pins (via
pin buffers) there is no timing data available. All timing param-
eters and switching characteristics apply to external DAI pins
(DAI_P01 – DAI_P20).
Table 29. Precision Clock Generator (Direct Pin Routing)
88-Lead LFCSP Package
All Other Packages
Unit
Parameter
Min
Max
Min
Max
Timing Requirements
tPCGIP
Input Clock Period
tPCLK × 4
ns
tSTRIG
PCG Trigger Setup Before
Falling Edge of PCG Input Clock
4.5
ns
tHTRIG
PCG Trigger Hold After Falling
Edge of PCG Input Clock
33
ns
Switching Characteristics
tDPCGIO
PCG Output Clock and Frame
Sync Active Edge Delay After
PCG Input Clock
2.5
2 × tPCLK
2.5
12.5
ns
tDTRIGCLK PCG Output Clock Delay After
PCG Trigger
2.5 + (2.5 × tPCGIP)2 × tPCLK + (2.5 × tPCGIP) 2.5 + (2.5 × tPCGIP)
12.5 + (2.5 × tPCGIP)ns
tDTRIGFS
PCG Frame Sync Delay After
PCG Trigger
2.5 + ((2.5 + D – PH) ×
tPCGIP)
2 × tPCLK + ((2.5 + D –
PH) × tPCGIP)
2.5 + ((2.5 + D – PH) ×
tPCGIP)
12.5 + ((2.5 + D – PH)
× tPCGIP)
ns
tPCGOW
1
Output Clock Period
2 × tPCGIP – 1
ns
D = FSxDIV, PH = FSxPHASE. For more information, see the ADSP-214xx SHARC Processor Hardware Reference, “Precision Clock Generators”
chapter.
1 Normal mode of operation.
Figure 17. Precision Clock Generator (Direct Pin Routing)
DAI_Pn
DPI_Pn
PCG_TRIGx_I
DAI_Pm
DPI_Pm
PCG_EXTx_I
(CLKIN)
DAI_Py
DPI_Py
PCK_CLKx_O
DAI_Pz
DPI_Pz
PCG_FSx_O
tDTRIGFS
tDTRIGCLK
tDPCGIO
tSTRIG
tHTRIG
tPCGOW
tDPCGIO
tPCGIP
相關(guān)PDF資料
PDF描述
VI-22M-CY-F3 CONVERTER MOD DC/DC 10V 50W
5703-RC CHOKE RF HI CURR 125UH 15% RAD
VI-22L-CY-F4 CONVERTER MOD DC/DC 28V 50W
EBM08DRXH CONN EDGECARD 16POS DIP .156 SLD
RS-4815D CONV DC/DC 2W 36-72VIN +/-15VOUT
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ADSP-21478KSWZ-1A 功能描述:IC DSP SHARC 200MHZ LP 100LQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - DSP(數(shù)字式信號處理器) 系列:SHARC® 標(biāo)準(zhǔn)包裝:2 系列:StarCore 類型:SC140 內(nèi)核 接口:DSI,以太網(wǎng),RS-232 時鐘速率:400MHz 非易失內(nèi)存:外部 芯片上RAM:1.436MB 電壓 - 輸入/輸出:3.30V 電壓 - 核心:1.20V 工作溫度:-40°C ~ 105°C 安裝類型:表面貼裝 封裝/外殼:431-BFBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:431-FCPBGA(20x20) 包裝:托盤
ADSP-21478KSWZ-2A 功能描述:IC DSP SHARC 266MHZ LP 100LQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - DSP(數(shù)字式信號處理器) 系列:SHARC® 標(biāo)準(zhǔn)包裝:2 系列:StarCore 類型:SC140 內(nèi)核 接口:DSI,以太網(wǎng),RS-232 時鐘速率:400MHz 非易失內(nèi)存:外部 芯片上RAM:1.436MB 電壓 - 輸入/輸出:3.30V 電壓 - 核心:1.20V 工作溫度:-40°C ~ 105°C 安裝類型:表面貼裝 封裝/外殼:431-BFBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:431-FCPBGA(20x20) 包裝:托盤
ADSP-21478KSWZ-ENG 制造商:Analog Devices 功能描述:SHARC PROCESSOR - Trays
ADSP-21479 制造商:AD 制造商全稱:Analog Devices 功能描述:SHARC Processor
ADSP-21479BBCZ-2A 功能描述:IC DSP SHARC 266MHZ LP 196CSPBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - DSP(數(shù)字式信號處理器) 系列:SHARC® 標(biāo)準(zhǔn)包裝:2 系列:StarCore 類型:SC140 內(nèi)核 接口:DSI,以太網(wǎng),RS-232 時鐘速率:400MHz 非易失內(nèi)存:外部 芯片上RAM:1.436MB 電壓 - 輸入/輸出:3.30V 電壓 - 核心:1.20V 工作溫度:-40°C ~ 105°C 安裝類型:表面貼裝 封裝/外殼:431-BFBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:431-FCPBGA(20x20) 包裝:托盤