參數(shù)資料
型號(hào): DS3171
英文描述: Single/Dual/Triple/Quad DS3/E3 Single-Chip Transceivers
中文描述: 單/雙/三/四路、DS3/E3單芯片收發(fā)器
文件頁數(shù): 5/232頁
文件大小: 2133K
代理商: DS3171
第1頁第2頁第3頁第4頁當(dāng)前第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁
DS3171/DS3172/DS3173/DS3174
5 of 230
10.2.2
Sources of Clock Output Pin Signals...................................................................................................54
10.2.3
Line IO Pin Timing Source Selection...................................................................................................57
10.2.4
Clock Structures On Signal IO Pins.....................................................................................................59
10.2.5
Gapped Clocks.....................................................................................................................................60
10.3
R
ESET AND
P
OWER
-D
OWN
............................................................................................................................60
10.4
G
LOBAL
R
ESOURCES
.....................................................................................................................................63
10.4.1
Clock Rate Adapter (CLAD).................................................................................................................63
10.4.2
8 kHz Reference Generation ...............................................................................................................64
10.4.3
One Second Reference Generation.....................................................................................................66
10.4.4
General-Purpose IO Pins.....................................................................................................................66
10.4.5
Performance Monitor Counter Update Details.....................................................................................67
10.4.6
Transmit Manual Error Insertion ..........................................................................................................68
10.5
P
ER
P
ORT
R
ESOURCES
.................................................................................................................................69
10.5.1
Loopbacks............................................................................................................................................69
10.5.2
Loss Of Signal Propagation .................................................................................................................71
10.5.3
AIS Logic..............................................................................................................................................71
10.5.4
Loop Timing Mode ...............................................................................................................................74
10.5.5
HDLC Overhead Controller..................................................................................................................74
10.5.6
Trail Trace............................................................................................................................................74
10.5.7
BERT....................................................................................................................................................74
10.5.8
SCT port pins .......................................................................................................................................74
10.5.9
Framing Modes ....................................................................................................................................76
10.5.10
Line Interface Modes............................................................................................................................76
10.6
DS3/E3 F
RAMER
/ F
ORMATTER
.....................................................................................................................78
10.6.1
General Description .............................................................................................................................78
10.6.2
Features...............................................................................................................................................78
10.6.3
Transmit Formatter...............................................................................................................................79
10.6.4
Receive Framer....................................................................................................................................79
10.6.5
C-bit DS3 Framer/Formatter ................................................................................................................83
10.6.6
M23 DS3 Framer/Formatter.................................................................................................................86
10.6.7
G.751 E3 Framer/Formatter.................................................................................................................88
10.6.8
G.832 E3 Framer/Formatter.................................................................................................................90
10.7
HDLC O
VERHEAD
C
ONTROLLER
....................................................................................................................95
10.7.1
General Description .............................................................................................................................95
10.7.2
Features...............................................................................................................................................96
10.7.3
Transmit FIFO......................................................................................................................................96
10.7.4
Transmit HDLC Overhead Processor..................................................................................................97
10.7.5
Receive HDLC Overhead Processor...................................................................................................97
10.7.6
Receive FIFO.......................................................................................................................................98
10.8
T
RAIL
T
RACE
C
ONTROLLER
............................................................................................................................99
10.8.1
General Description .............................................................................................................................99
10.8.2
Features...............................................................................................................................................99
10.8.3
Functional Description........................................................................................................................100
10.8.4
Transmit Data Storage.......................................................................................................................100
10.8.5
Transmit Trace ID Processor.............................................................................................................100
10.8.6
Transmit Trail Trace Processing........................................................................................................100
10.8.7
Receive Trace ID Processor..............................................................................................................100
10.8.8
Receive Trail Trace Processing.........................................................................................................101
10.8.9
Receive Data Storage........................................................................................................................101
10.9
FEAC C
ONTROLLER
...................................................................................................................................102
10.9.1
General Description ...........................................................................................................................102
10.9.2
Features.............................................................................................................................................102
10.9.3
Functional Description........................................................................................................................102
10.10
L
INE
E
NCODER
/D
ECODER
............................................................................................................................104
10.10.1
General Description ...........................................................................................................................104
10.10.2
Features.............................................................................................................................................104
10.10.3
B3ZS/HDB3 Encoder.........................................................................................................................104
相關(guān)PDF資料
PDF描述
DS3171N Single/Dual/Triple/Quad DS3/E3 Single-Chip Transceivers
DS3172 Single/Dual/Triple/Quad DS3/E3 Single-Chip Transceivers
DS3172N Single/Dual/Triple/Quad DS3/E3 Single-Chip Transceivers
DS3173 Single/Dual/Triple/Quad DS3/E3 Single-Chip Transceivers
DS3173N Single/Dual/Triple/Quad DS3/E3 Single-Chip Transceivers
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
DS3171N 功能描述:網(wǎng)絡(luò)控制器與處理器 IC Single DS3/E3 Single Chip Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS3171N+ 功能描述:網(wǎng)絡(luò)控制器與處理器 IC Single DS3/E3 Single Chip Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS3172 功能描述:網(wǎng)絡(luò)控制器與處理器 IC Dual DS3/E3 Single Chip Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS3172+ 功能描述:網(wǎng)絡(luò)控制器與處理器 IC Dual DS3/E3 Single Chip Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS3172N 功能描述:網(wǎng)絡(luò)控制器與處理器 IC Dual DS3/E3 Single Chip Transceiver RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray