參數(shù)資料
型號(hào): MT90503
廠商: Zarlink Semiconductor Inc.
英文描述: 2048VC AAL1 SAR
中文描述: 2048VC AAL1特區(qū)
文件頁(yè)數(shù): 27/233頁(yè)
文件大?。?/td> 1341K
代理商: MT90503
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)當(dāng)前第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)
MT90503
Data Sheet
27
Zarlink Semiconductor Inc.
T5
Z
phyb_tx_led
I/O
TTL, 12 mA (F)
LED signal. When LED is on, this pin will be '0'.
When the LED is off, this pin will be tri-state. This
pin can also act as a GPIO.
W2
1. txb_clav
2. txb_enb
1.I
2.I
TTL (F)
1. UTOPIA Port B TX Cell Available (in ATM)
2. UTOPIA Port B TX Enable (in PHY)
W3
1Z
2Z
1. txb_enb
2. txb_clav
1.O
2.O
4 mA (F)
1. UTOPIA Port B TX Enable (in ATM) This pin
must be pulled-up externally.
2. UTOPIA Port B TX Cell Available (in PHY).
This pin must be pulled-down externally.
AD2
Z
txb_soc
O
4 mA (F)
UTOPIA Port B TX Start of Cell
AA2, AA3, AA4,
AA5, Y2, Y3,
Y4, Y5
Z
txb_data[7:0]
O
4 mA (F)
UTOPIA Port B TX Data bus
AC3, AC4, AG2,
AB2, AB3, AB4
Z
txb_data[13:8]
I/O
TTL, 4 mA (F)
UTOPIA Port B TX Data bus
Each of these pins can be used as a GPIO.
AC2
Z
1. txb_data[14]
2. rxa_addr[4]
1.O
2.I
TTL, 4 mA (F)
1. UTOPIA Port B TX Data bus
2. UTOPIA Port A RX Address 4
This pins can be used as a GPIO.
AD4
Z
1. txb_data [15]
2. txa_addr[4]
1.O
2.I
TTL, 4 mA (F)
1. UTOPIA Port B TX Data bus
2. UTOPIA Port A TX Address 4
This pin can be used as a GPIO.
AD3
Z
txb_par
O
4 mA (F)
UTOPIA Port B TX Parity
P4
1. rxb_clav
2. rxb_enb
1.I
2.I
TTL (F)
1. UTOPIA Port B RX Cell Available (in ATM)
2. UTOPIA Port B RX Enable (in PHY)
P5
1.Z
2.Z
1. rxb_enb
2. rxb_clav
1.O
2.O
4 mA (F)
1. UTOPIA Port B RX Enable (in ATM). This pin
must be pulled-up externally.
2. UTOPIA Port B RX Cell Available (in PHY).
This pin must be pulled-down externally.
V2
rxb_soc
I
TTL (F)
UTOPIA Port B RX Start of Cell
T3, T4, R2, R3,
R4, R5, P2, P3
rxb_data [7:0]
I
TTL (F)
UTOPIA Port B RX Data bus
U3, U4, U5, T2
1. rxb_data [11:8]
2. rxa_addr [3:0]
1.I
2.I
TTL (F)
1.UTOPIA Port B RX Data bus
2. UTOPIA Port A RX Address bus
V4, V5, U1, U2
1. rxb_data
[15:12]
2. txa_addr [3:0]
1.I
2.I
TTL (F)
1. UTOPIA Port B RX Data bus
2. UTOPIA Port A TX Address bus
V3
rxb_par
I
TTL (F)
UTOPIA Port B RX Parity
AG10
Z
txc_clk
I/O
TTL, 4 mA (F)
UTOPIA Port C TX Clock
AF7
Z
rxc_clk
I/O
TTL, 4 mA (F)
UTOPIA Port C RX Clock
AE10
1. txc_clav
2. txc_enb
1.I
2.I
TTL (F)
1. UTOPIA Port C TX Cell Available (in ATM).
2. UTOPIA Port C TX Enable (in PHY).
Pin
rst
Name
I/O
Type
Description
Table 8 - UTOPIA Interface Pins (continued)
相關(guān)PDF資料
PDF描述
MT90503AG CLIP, STRAIN RELIEF, 50WAY; For use with:820 Series Tripolarized Wiremount Sockets; Ways, No. of:50; Material:Metal; Connector type:Strain Relief RoHS Compliant: Yes
MT90520 8-Port Primary Rate Circuit Emulation AAL1 SAR
MT90520AG 8-Port Primary Rate Circuit Emulation AAL1 SAR
MT9072 Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
MT9072AB Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MT90503AG 制造商:Microsemi Corporation 功能描述:
MT90520 制造商:ZARLINK 制造商全稱:Zarlink Semiconductor Inc 功能描述:8-Port Primary Rate Circuit Emulation AAL1 SAR
MT90520AG 制造商:Microsemi Corporation 功能描述:ATM SAR 2.048MBPS 2.5V CBR 456BGA - Trays
MT90520AG2 制造商:Microsemi Corporation 功能描述:ATM SAR 2.048MBPS 2.5V CBR 456BGA - Trays 制造商:Zarlink Semiconductor Inc 功能描述:ATM SAR 2.048MBPS 2.5V CBR 456BGA - Trays
MT90528 制造商:ZARLINK 制造商全稱:Zarlink Semiconductor Inc 功能描述:28-Port Primary Rate Circuit Emulation AAL1 SAR