MC68HC(7)05H12
—
Rev. 1.0
General Release Specification
MOTOROLA
List of Figures
11
L
G
R
Figure
Title
Page
General Release Specification — MC68HC(7)05H12
List of Figures
1-1
1-2
MC68HC(7)05H12 Block Diagram. . . . . . . . . . . . . . . . . . . .19
MC68HC(7)05H12 Pin Assignments
(52-pin PLCC package) . . . . . . . . . . . . . . . . . . . . . . . . . . . .20
MC68HC(7)05H12 Memory Map . . . . . . . . . . . . . . . . . . . . .26
I/O Register Summary . . . . . . . . . . . . . . . . . . . . . . . . . . . . .27
I/O Registers $0000–$000F. . . . . . . . . . . . . . . . . . . . . . . . .29
I/O Registers $0010–$001F. . . . . . . . . . . . . . . . . . . . . . . . .30
I/O Registers $0020–$002F. . . . . . . . . . . . . . . . . . . . . . . . .31
I/O Registers $0030–$003F. . . . . . . . . . . . . . . . . . . . . . . . .32
I/O Registers $0040–$004F. . . . . . . . . . . . . . . . . . . . . . . . .33
System Control Register (SYSCR). . . . . . . . . . . . . . . . . . . .34
Programming Model. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .38
Accumulator . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .39
Index Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .39
Stack Pointer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .39
Program Counter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .40
Condition Code Register . . . . . . . . . . . . . . . . . . . . . . . . . . .40
Interrupt Processing Flowchart. . . . . . . . . . . . . . . . . . . . . . .62
Internal Resets. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .68
RESET and POR Timing Diagram. . . . . . . . . . . . . . . . . . . .69
COP Watchdog Timer Location Register (COPR) . . . . . . . .72
Low Voltage Reset. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .73
WAIT Flowchart . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .77
Port A Interrupt Edge Register (PAIED). . . . . . . . . . . . . . . .81
Port A Interrupt Control Register (PAICR) . . . . . . . . . . . . . .81
Port A Interrupt Status Register (PAISR). . . . . . . . . . . . . . .82
Port E and Port F (Power Drivers) . . . . . . . . . . . . . . . . . . . .84
Driving Cross Coupled Coils . . . . . . . . . . . . . . . . . . . . . . . .85
2-1
2-2
2-3
2-4
2-5
2-6
2-7
2-8
3-1
3-2
3-3
3-4
3-5
3-6
4-1
5-1
5-2
5-3
5-4
6-1
7-1
7-2
7-3
7-4
7-5