參數(shù)資料
型號: PXB4330
廠商: INFINEON TECHNOLOGIES AG
英文描述: ICs for Communications
中文描述: 通信集成電路
文件頁數(shù): 7/201頁
文件大?。?/td> 2362K
代理商: PXB4330
第1頁第2頁第3頁第4頁第5頁第6頁當(dāng)前第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁
PXB 4330
List of Tables
Page
Data Sheet
7
09.99
Table 2-1
Table 3-1
Table 4-1
Table 5-1
Table 5-2
Table 5-3
Table 5-4
Table 6-1
Table 6-2
Table 6-4
Table 6-3
Table 6-6
Table 6-5
Table 6-7
Table 6-8
Table 6-9
Table 6-10
Table 6-11
Table 6-12
Table 6-13
Table 6-14
Table 6-15
Table 6-16
Table 6-17
Table 6-18
Table 7-1
Table 7-2
Table 7-3
Table 7-4
Table 7-5
Table 7-6
Table 7-7
Table 7-8
Table 7-9
Pin Definitions and Functions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-30
Guaranteed Rates for each Traffic Class. . . . . . . . . . . . . . . . . . . . . 3-42
Number of Possible Connections per PHY . . . . . . . . . . . . . . . . . . . 4-57
Standardized UTOPIA Cell Format (16-bit) . . . . . . . . . . . . . . . . . . . 5-64
Proprietary UTOPIA Cell Format (16-bit). . . . . . . . . . . . . . . . . . . . . 5-64
UTOPIA Polling Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-67
External RAMs. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-68
ABM Registers Overview. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-75
UBMTH/DBMTH Threshold Values . . . . . . . . . . . . . . . . . . . . . . . . . 6-84
WAR Register Mapping for LCI Table Access . . . . . . . . . . . . . . . . 6-89
Registers for LCI Table Access . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-89
WAR Register Mapping for TCT Table Access . . . . . . . . . . . . . . . 6-93
Registers for TCT Table Access . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-93
Registers for Queue Configuration Table Access . . . . . . . . . . . . . 6-102
WAR Register Mapping for LCI Table Access . . . . . . . . . . . . . . . 6-103
Registers for SOT Table Access . . . . . . . . . . . . . . . . . . . . . . . . . . 6-107
WAR Register Mapping for SOT Table Access . . . . . . . . . . . . . . 6-108
Registers for QPT Upstream Table Access. . . . . . . . . . . . . . . . . . 6-123
Registers for QPT Downstream Table Access . . . . . . . . . . . . . . . 6-124
WAR Register Mapping for QPT Table Access . . . . . . . . . . . . . . 6-125
Registers SCTF Upstream Table Access . . . . . . . . . . . . . . . . . . . 6-130
Registers SCTF Downstream Table Access . . . . . . . . . . . . . . . . . 6-130
WAR Register Mapping for SCTFU/SCTFD Table access . . . . . 6-131
Registers SCTI Upstream Table Access . . . . . . . . . . . . . . . . . . . . 6-134
Registers SCTI Downstream Table Access. . . . . . . . . . . . . . . . . . 6-134
Absolute Maximum Ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-174
Operating Range . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-174
DC Characteristics. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-175
Clock Frequencies . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-177
Microprocessor Interface Write Cycle Timing (Intel) . . . . . . . . . . . 7-178
Microprocessor Interface Read Cycle Timing (Intel) . . . . . . . . . . . 7-179
Microprocessor Interface Write Cycle Timing (Motorola). . . . . . . . 7-180
Microprocessor Interface Read Cycle Timing (Motorola). . . . . . . . 7-182
Transmit Timing (16-Bit Data Bus, 50 MHz at Cell Interface,
Single PHY) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-185
Receive Timing (16-Bit Data Bus, 50 MHz at Cell Interface,
Single PHY) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-186
Transmit Timing (16-Bit Data Bus, 50 MHz at Cell Interface,
Multi-PHY) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-186
Receive Timing (16-Bit Data Bus, 50 MHz at Cell Interface,
Multi-PHY) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-187
SSRAM Interface AC Timing Characteristics. . . . . . . . . . . . . . . . . 7-189
Table 7-10
Table 7-11
Table 7-12
Table 7-13
相關(guān)PDF資料
PDF描述
PXB 4330 ATM Buffer Manager(異步傳輸模式緩沖器管理器)
PXB4340E ICs for Communications
PXB4360F ICs for Communications
PXB4350E ICs for Communications
PXB4330E ICs for Communications
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PXB4330E 制造商:INFINEON 制造商全稱:Infineon Technologies AG 功能描述:ICs for Communications
PXB4330EV1.1 制造商:Infineon Technologies AG 功能描述:SP000007503_ABM 制造商:Rochester Electronics LLC 功能描述:- Bulk
PXB4330EV1.1-G 制造商:Infineon Technologies AG 功能描述:
PXB4330EV2.1 制造商:Rochester Electronics LLC 功能描述:- Bulk
PXB4340E 制造商:INFINEON 制造商全稱:Infineon Technologies AG 功能描述:ICs for Communications